Commit | Line | Data |
---|---|---|
4d6ac854 AV |
1 | # name: MVE vcls instructions |
2 | # as: -march=armv8.1-m.main+mve.fp | |
3 | # objdump: -dr --prefix-addresses --show-raw-insn -marmv8.1-m.main | |
4 | ||
5 | .*: +file format .*arm.* | |
6 | ||
7 | Disassembly of section .text: | |
8 | [^>]*> ffb0 0440 vcls.s8 q0, q0 | |
9 | [^>]*> ffb0 0442 vcls.s8 q0, q1 | |
10 | [^>]*> ffb0 0444 vcls.s8 q0, q2 | |
11 | [^>]*> ffb0 0448 vcls.s8 q0, q4 | |
12 | [^>]*> ffb0 044e vcls.s8 q0, q7 | |
13 | [^>]*> ffb0 2440 vcls.s8 q1, q0 | |
14 | [^>]*> ffb0 2442 vcls.s8 q1, q1 | |
15 | [^>]*> ffb0 2444 vcls.s8 q1, q2 | |
16 | [^>]*> ffb0 2448 vcls.s8 q1, q4 | |
17 | [^>]*> ffb0 244e vcls.s8 q1, q7 | |
18 | [^>]*> ffb0 4440 vcls.s8 q2, q0 | |
19 | [^>]*> ffb0 4442 vcls.s8 q2, q1 | |
20 | [^>]*> ffb0 4444 vcls.s8 q2, q2 | |
21 | [^>]*> ffb0 4448 vcls.s8 q2, q4 | |
22 | [^>]*> ffb0 444e vcls.s8 q2, q7 | |
23 | [^>]*> ffb0 8440 vcls.s8 q4, q0 | |
24 | [^>]*> ffb0 8442 vcls.s8 q4, q1 | |
25 | [^>]*> ffb0 8444 vcls.s8 q4, q2 | |
26 | [^>]*> ffb0 8448 vcls.s8 q4, q4 | |
27 | [^>]*> ffb0 844e vcls.s8 q4, q7 | |
28 | [^>]*> ffb0 e440 vcls.s8 q7, q0 | |
29 | [^>]*> ffb0 e442 vcls.s8 q7, q1 | |
30 | [^>]*> ffb0 e444 vcls.s8 q7, q2 | |
31 | [^>]*> ffb0 e448 vcls.s8 q7, q4 | |
32 | [^>]*> ffb0 e44e vcls.s8 q7, q7 | |
33 | [^>]*> ffb4 0440 vcls.s16 q0, q0 | |
34 | [^>]*> ffb4 0442 vcls.s16 q0, q1 | |
35 | [^>]*> ffb4 0444 vcls.s16 q0, q2 | |
36 | [^>]*> ffb4 0448 vcls.s16 q0, q4 | |
37 | [^>]*> ffb4 044e vcls.s16 q0, q7 | |
38 | [^>]*> ffb4 2440 vcls.s16 q1, q0 | |
39 | [^>]*> ffb4 2442 vcls.s16 q1, q1 | |
40 | [^>]*> ffb4 2444 vcls.s16 q1, q2 | |
41 | [^>]*> ffb4 2448 vcls.s16 q1, q4 | |
42 | [^>]*> ffb4 244e vcls.s16 q1, q7 | |
43 | [^>]*> ffb4 4440 vcls.s16 q2, q0 | |
44 | [^>]*> ffb4 4442 vcls.s16 q2, q1 | |
45 | [^>]*> ffb4 4444 vcls.s16 q2, q2 | |
46 | [^>]*> ffb4 4448 vcls.s16 q2, q4 | |
47 | [^>]*> ffb4 444e vcls.s16 q2, q7 | |
48 | [^>]*> ffb4 8440 vcls.s16 q4, q0 | |
49 | [^>]*> ffb4 8442 vcls.s16 q4, q1 | |
50 | [^>]*> ffb4 8444 vcls.s16 q4, q2 | |
51 | [^>]*> ffb4 8448 vcls.s16 q4, q4 | |
52 | [^>]*> ffb4 844e vcls.s16 q4, q7 | |
53 | [^>]*> ffb4 e440 vcls.s16 q7, q0 | |
54 | [^>]*> ffb4 e442 vcls.s16 q7, q1 | |
55 | [^>]*> ffb4 e444 vcls.s16 q7, q2 | |
56 | [^>]*> ffb4 e448 vcls.s16 q7, q4 | |
57 | [^>]*> ffb4 e44e vcls.s16 q7, q7 | |
58 | [^>]*> ffb8 0440 vcls.s32 q0, q0 | |
59 | [^>]*> ffb8 0442 vcls.s32 q0, q1 | |
60 | [^>]*> ffb8 0444 vcls.s32 q0, q2 | |
61 | [^>]*> ffb8 0448 vcls.s32 q0, q4 | |
62 | [^>]*> ffb8 044e vcls.s32 q0, q7 | |
63 | [^>]*> ffb8 2440 vcls.s32 q1, q0 | |
64 | [^>]*> ffb8 2442 vcls.s32 q1, q1 | |
65 | [^>]*> ffb8 2444 vcls.s32 q1, q2 | |
66 | [^>]*> ffb8 2448 vcls.s32 q1, q4 | |
67 | [^>]*> ffb8 244e vcls.s32 q1, q7 | |
68 | [^>]*> ffb8 4440 vcls.s32 q2, q0 | |
69 | [^>]*> ffb8 4442 vcls.s32 q2, q1 | |
70 | [^>]*> ffb8 4444 vcls.s32 q2, q2 | |
71 | [^>]*> ffb8 4448 vcls.s32 q2, q4 | |
72 | [^>]*> ffb8 444e vcls.s32 q2, q7 | |
73 | [^>]*> ffb8 8440 vcls.s32 q4, q0 | |
74 | [^>]*> ffb8 8442 vcls.s32 q4, q1 | |
75 | [^>]*> ffb8 8444 vcls.s32 q4, q2 | |
76 | [^>]*> ffb8 8448 vcls.s32 q4, q4 | |
77 | [^>]*> ffb8 844e vcls.s32 q4, q7 | |
78 | [^>]*> ffb8 e440 vcls.s32 q7, q0 | |
79 | [^>]*> ffb8 e442 vcls.s32 q7, q1 | |
80 | [^>]*> ffb8 e444 vcls.s32 q7, q2 | |
81 | [^>]*> ffb8 e448 vcls.s32 q7, q4 | |
82 | [^>]*> ffb8 e44e vcls.s32 q7, q7 | |
83 | [^>]*> fe71 ef4d vpstete | |
84 | [^>]*> ffb0 0442 vclst.s8 q0, q1 | |
85 | [^>]*> ffb4 0442 vclse.s16 q0, q1 | |
86 | [^>]*> ffb8 4442 vclst.s32 q2, q1 | |
87 | [^>]*> ffb0 4442 vclse.s8 q2, q1 |