Commit | Line | Data |
---|---|---|
aea77599 AM |
1 | #as: -mppc -me6500 |
2 | #objdump: -dr -Me6500 | |
3 | #name: Power E6500 tests | |
4 | ||
5 | .*: +file format elf(32)?(64)?-powerpc.* | |
6 | ||
7 | Disassembly of section \.text: | |
8 | ||
9 | 0+00 <start>: | |
e67ed0e8 AM |
10 | 0: 10 01 14 03 vabsdub v0,v1,v2 |
11 | 4: 10 01 14 43 vabsduh v0,v1,v2 | |
12 | 8: 10 01 14 83 vabsduw v0,v1,v2 | |
aea77599 | 13 | c: 7c 01 10 dc mvidsplt v0,r1,r2 |
e67ed0e8 | 14 | 10: 7c 01 10 5c mviwsplt v0,r1,r2 |
aea77599 AM |
15 | 14: 7c 00 12 0a lvexbx v0,0,r2 |
16 | 18: 7c 01 12 0a lvexbx v0,r1,r2 | |
17 | 1c: 7c 00 12 4a lvexhx v0,0,r2 | |
18 | 20: 7c 01 12 4a lvexhx v0,r1,r2 | |
19 | 24: 7c 00 12 8a lvexwx v0,0,r2 | |
20 | 28: 7c 01 12 8a lvexwx v0,r1,r2 | |
21 | 2c: 7c 00 13 0a stvexbx v0,0,r2 | |
22 | 30: 7c 01 13 0a stvexbx v0,r1,r2 | |
23 | 34: 7c 00 13 4a stvexhx v0,0,r2 | |
24 | 38: 7c 01 13 4a stvexhx v0,r1,r2 | |
25 | 3c: 7c 00 13 8a stvexwx v0,0,r2 | |
26 | 40: 7c 01 13 8a stvexwx v0,r1,r2 | |
27 | 44: 7c 00 12 4e lvepx v0,0,r2 | |
28 | 48: 7c 01 12 4e lvepx v0,r1,r2 | |
29 | 4c: 7c 00 12 0e lvepxl v0,0,r2 | |
30 | 50: 7c 01 12 0e lvepxl v0,r1,r2 | |
31 | 54: 7c 00 16 4e stvepx v0,0,r2 | |
32 | 58: 7c 01 16 4e stvepx v0,r1,r2 | |
33 | 5c: 7c 00 16 0e stvepxl v0,0,r2 | |
34 | 60: 7c 01 16 0e stvepxl v0,r1,r2 | |
35 | 64: 7c 00 14 8a lvtlx v0,0,r2 | |
36 | 68: 7c 01 14 8a lvtlx v0,r1,r2 | |
37 | 6c: 7c 00 16 8a lvtlxl v0,0,r2 | |
38 | 70: 7c 01 16 8a lvtlxl v0,r1,r2 | |
39 | 74: 7c 00 14 4a lvtrx v0,0,r2 | |
40 | 78: 7c 01 14 4a lvtrx v0,r1,r2 | |
41 | 7c: 7c 00 16 4a lvtrxl v0,0,r2 | |
42 | 80: 7c 01 16 4a lvtrxl v0,r1,r2 | |
43 | 84: 7c 00 15 8a stvflx v0,0,r2 | |
44 | 88: 7c 01 15 8a stvflx v0,r1,r2 | |
45 | 8c: 7c 00 17 8a stvflxl v0,0,r2 | |
46 | 90: 7c 01 17 8a stvflxl v0,r1,r2 | |
47 | 94: 7c 00 15 4a stvfrx v0,0,r2 | |
48 | 98: 7c 01 15 4a stvfrx v0,r1,r2 | |
49 | 9c: 7c 00 17 4a stvfrxl v0,0,r2 | |
50 | a0: 7c 01 17 4a stvfrxl v0,r1,r2 | |
51 | a4: 7c 00 14 ca lvswx v0,0,r2 | |
52 | a8: 7c 01 14 ca lvswx v0,r1,r2 | |
53 | ac: 7c 00 16 ca lvswxl v0,0,r2 | |
54 | b0: 7c 01 16 ca lvswxl v0,r1,r2 | |
55 | b4: 7c 00 15 ca stvswx v0,0,r2 | |
56 | b8: 7c 01 15 ca stvswx v0,r1,r2 | |
57 | bc: 7c 00 17 ca stvswxl v0,0,r2 | |
58 | c0: 7c 01 17 ca stvswxl v0,r1,r2 | |
59 | c4: 7c 00 16 0a lvsm v0,0,r2 | |
60 | c8: 7c 01 16 0a lvsm v0,r1,r2 | |
61 | cc: 7f 5a d3 78 miso | |
62 | d0: 7c 00 04 ac sync | |
63 | d4: 7c 00 04 ac sync | |
64 | d8: 7c 20 04 ac lwsync | |
65 | dc: 7c 00 04 ac sync | |
66 | e0: 7c 07 04 ac sync 0,7 | |
67 | e4: 7c 28 04 ac sync 1,8 | |
68 | e8: 7c 00 00 c3 dni 0,0 | |
69 | ec: 7f ff 00 c3 dni 31,31 | |
70 | f0: 7c 40 0b 4d dcblq. 2,0,r1 | |
71 | f4: 7c 43 0b 4d dcblq. 2,r3,r1 | |
72 | f8: 7c 40 09 8d icblq. 2,0,r1 | |
73 | fc: 7c 43 09 8d icblq. 2,r3,r1 | |
74 | 100: 7c 10 02 dc mftmr r0,16 | |
75 | 104: 7c 10 03 dc mttmr 16,r0 |