Commit | Line | Data |
---|---|---|
6e7ced37 JM |
1 | #as: -Av9c |
2 | #objdump: -dr | |
3 | #name: sparc LDTXA | |
4 | ||
5 | .*: +file format .*sparc.* | |
6 | ||
7 | Disassembly of section .text: | |
8 | ||
9 | 0+ <.text>: | |
10 | 0: d4 98 c4 40 ldtxa \[ %g3 \] #ASI_TWINX_AIUP, %o2 | |
11 | 4: d4 98 c4 42 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_AIUP, %o2 | |
12 | 8: d4 98 c4 60 ldtxa \[ %g3 \] #ASI_BLK_INIT_QUAD_LDD_AIUS, %o2 | |
13 | c: d4 98 c4 62 ldtxa \[ %g3 \+ %g2 \] #ASI_BLK_INIT_QUAD_LDD_AIUS, %o2 | |
14 | 10: d4 98 c4 c0 ldtxa \[ %g3 \] #ASI_QUAD_LDD_PHYS_4V, %o2 | |
15 | 14: d4 98 c4 c2 ldtxa \[ %g3 \+ %g2 \] #ASI_QUAD_LDD_PHYS_4V, %o2 | |
16 | 18: d4 98 c4 e0 ldtxa \[ %g3 \] #ASI_TWINX_N, %o2 | |
17 | 1c: d4 98 c4 e2 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_N, %o2 | |
18 | 20: d4 98 c5 40 ldtxa \[ %g3 \] #ASI_TWINX_AIUP_L, %o2 | |
19 | 24: d4 98 c5 42 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_AIUP_L, %o2 | |
20 | 28: d4 98 c5 60 ldtxa \[ %g3 \] #ASI_TWINX_AIUS_L, %o2 | |
21 | 2c: d4 98 c5 62 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_AIUS_L, %o2 | |
22 | 30: d4 98 c5 c0 ldtxa \[ %g3 \] #ASI_TWINX_REAL_L, %o2 | |
23 | 34: d4 98 c5 c2 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_REAL_L, %o2 | |
24 | 38: d4 98 c5 e0 ldtxa \[ %g3 \] #ASI_TWINX_NL, %o2 | |
25 | 3c: d4 98 c5 e2 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_NL, %o2 | |
26 | 40: d4 98 dc 40 ldtxa \[ %g3 \] #ASI_BLK_INIT_QUAD_LDD_P, %o2 | |
27 | 44: d4 98 dc 42 ldtxa \[ %g3 \+ %g2 \] #ASI_BLK_INIT_QUAD_LDD_P, %o2 | |
28 | 48: d4 98 dc 60 ldtxa \[ %g3 \] #ASI_TWINX_S, %o2 | |
29 | 4c: d4 98 dc 62 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_S, %o2 | |
30 | 50: d4 98 dd 40 ldtxa \[ %g3 \] #ASI_TWINX_PL, %o2 | |
31 | 54: d4 98 dd 42 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_PL, %o2 | |
32 | 58: d4 98 dd 60 ldtxa \[ %g3 \] #ASI_TWINX_SL, %o2 | |
33 | 5c: d4 98 dd 62 ldtxa \[ %g3 \+ %g2 \] #ASI_TWINX_SL, %o2 |