gas: run the hwcaps-bump tests with 64-bit sparc objects only.
[deliverable/binutils-gdb.git] / sim / mcore / interp.c
index bf04ed9968f2e7fd064f2d81be61c60fb5c12d4d..450948966d416631a5e4611154e1a98dd829819e 100644 (file)
@@ -1,60 +1,54 @@
 /* Simulator for Motorola's MCore processor
 /* Simulator for Motorola's MCore processor
-   Copyright (C) 1999, 2000 Free Software Foundation, Inc.
+   Copyright (C) 1999-2016 Free Software Foundation, Inc.
    Contributed by Cygnus Solutions.
 
 This file is part of GDB, the GNU debugger.
 
 This program is free software; you can redistribute it and/or modify
 it under the terms of the GNU General Public License as published by
    Contributed by Cygnus Solutions.
 
 This file is part of GDB, the GNU debugger.
 
 This program is free software; you can redistribute it and/or modify
 it under the terms of the GNU General Public License as published by
-the Free Software Foundation; either version 2, or (at your option)
-any later version.
+the Free Software Foundation; either version 3 of the License, or
+(at your option) any later version.
 
 This program is distributed in the hope that it will be useful,
 but WITHOUT ANY WARRANTY; without even the implied warranty of
 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
 GNU General Public License for more details.
 
 
 This program is distributed in the hope that it will be useful,
 but WITHOUT ANY WARRANTY; without even the implied warranty of
 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
 GNU General Public License for more details.
 
-You should have received a copy of the GNU General Public License along
-with this program; if not, write to the Free Software Foundation, Inc.,
-59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.  */
+You should have received a copy of the GNU General Public License
+along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
 
 
+#include "config.h"
 #include <signal.h>
 #include <signal.h>
-#include "sysdep.h"
+#include <stdlib.h>
+#include <string.h>
 #include <sys/times.h>
 #include <sys/param.h>
 #include <sys/times.h>
 #include <sys/param.h>
-#include <netinet/in.h>        /* for byte ordering macros */
+#include <unistd.h>
 #include "bfd.h"
 #include "gdb/callback.h"
 #include "libiberty.h"
 #include "gdb/remote-sim.h"
 
 #include "bfd.h"
 #include "gdb/callback.h"
 #include "libiberty.h"
 #include "gdb/remote-sim.h"
 
-#ifndef NUM_ELEM
-#define NUM_ELEM(A) (sizeof (A) / sizeof (A)[0])
-#endif
-
-
-typedef long int           word;
-typedef unsigned long int  uword;
+#include "sim-main.h"
+#include "sim-base.h"
+#include "sim-syscall.h"
+#include "sim-options.h"
 
 
-static int            target_big_endian = 0;
-static unsigned long  heap_ptr = 0;
-host_callback *       callback;
+#define target_big_endian (CURRENT_TARGET_BYTE_ORDER == BIG_ENDIAN)
 
 
 
 
-unsigned long
-mcore_extract_unsigned_integer (addr, len)
-     unsigned char * addr;
-     int len;
+static unsigned long
+mcore_extract_unsigned_integer (unsigned char *addr, int len)
 {
   unsigned long retval;
   unsigned char * p;
   unsigned char * startaddr = (unsigned char *)addr;
   unsigned char * endaddr = startaddr + len;
 {
   unsigned long retval;
   unsigned char * p;
   unsigned char * startaddr = (unsigned char *)addr;
   unsigned char * endaddr = startaddr + len;
+
   if (len > (int) sizeof (unsigned long))
   if (len > (int) sizeof (unsigned long))
-    printf ("That operation is not available on integers of more than %d bytes.",
+    printf ("That operation is not available on integers of more than %zu bytes.",
            sizeof (unsigned long));
            sizeof (unsigned long));
+
   /* Start at the most significant end of the integer, and work towards
      the least significant.  */
   retval = 0;
   /* Start at the most significant end of the integer, and work towards
      the least significant.  */
   retval = 0;
@@ -69,15 +63,12 @@ mcore_extract_unsigned_integer (addr, len)
       for (p = startaddr; p < endaddr;)
        retval = (retval << 8) | * p ++;
     }
       for (p = startaddr; p < endaddr;)
        retval = (retval << 8) | * p ++;
     }
-  
+
   return retval;
 }
 
   return retval;
 }
 
-void
-mcore_store_unsigned_integer (addr, len, val)
-     unsigned char * addr;
-     int len;
-     unsigned long val;
+static void
+mcore_store_unsigned_integer (unsigned char *addr, int len, unsigned long val)
 {
   unsigned char * p;
   unsigned char * startaddr = (unsigned char *)addr;
 {
   unsigned char * p;
   unsigned char * startaddr = (unsigned char *)addr;
@@ -101,75 +92,40 @@ mcore_store_unsigned_integer (addr, len, val)
     }
 }
 
     }
 }
 
-/* The machine state.
-   This state is maintained in host byte order.  The 
-   fetch/store register functions must translate between host
-   byte order and the target processor byte order.  
-   Keeping this data in target byte order simplifies the register
-   read/write functions.  Keeping this data in native order improves
-   the performance of the simulator.  Simulation speed is deemed more
-   important.  */
-
-/* The ordering of the mcore_regset structure is matched in the
-   gdb/config/mcore/tm-mcore.h file in the REGISTER_NAMES macro.  */
-struct mcore_regset
-{
-  word           gregs [16];           /* primary registers */
-  word           alt_gregs [16];       /* alt register file */
-  word           cregs [32];           /* control registers */
-  word           pc;                   /* the pc */
-  int            ticks;
-  int            stalls;
-  int            cycles;
-  int            insts;
-  int            exception;
-  unsigned long   msize;
-  unsigned char * memory;
-  word *          active_gregs;
-};
-
-union
-{
-  struct mcore_regset asregs;
-  word asints [1];             /* but accessed larger... */
-} cpu;
-
-#define LAST_VALID_CREG        32              /* only 0..12 implemented */
-#define        NUM_MCORE_REGS  (16 + 16 + LAST_VALID_CREG + 1)
-
-int memcycles = 1;
-
-static SIM_OPEN_KIND sim_kind;
-static char * myname;
-
-static int issue_messages = 0;
-
-#define gr     asregs.active_gregs
-#define cr     asregs.cregs
-#define sr     asregs.cregs[0]
-#define        vbr     asregs.cregs[1]
-#define        esr     asregs.cregs[2]
-#define        fsr     asregs.cregs[3]
-#define        epc     asregs.cregs[4]
-#define        fpc     asregs.cregs[5]
-#define        ss0     asregs.cregs[6]
-#define        ss1     asregs.cregs[7]
-#define        ss2     asregs.cregs[8]
-#define        ss3     asregs.cregs[9]
-#define        ss4     asregs.cregs[10]
-#define        gcr     asregs.cregs[11]
-#define        gsr     asregs.cregs[12]
-#define mem    asregs.memory
+static int memcycles = 1;
+
+#define gr     cpu->active_gregs
+#define cr     cpu->regs.cregs
+#define sr     cr[0]
+#define vbr    cr[1]
+#define esr    cr[2]
+#define fsr    cr[3]
+#define epc    cr[4]
+#define fpc    cr[5]
+#define ss0    cr[6]
+#define ss1    cr[7]
+#define ss2    cr[8]
+#define ss3    cr[9]
+#define ss4    cr[10]
+#define gcr    cr[11]
+#define gsr    cr[12]
 
 /* maniuplate the carry bit */
 
 /* maniuplate the carry bit */
-#define        C_ON()   (cpu.sr & 1)
-#define        C_VALUE() (cpu.sr & 1)
-#define        C_OFF()  ((cpu.sr & 1) == 0)
-#define        SET_C()  {cpu.sr |= 1;}
-#define        CLR_C()  {cpu.sr &= 0xfffffffe;}
-#define        NEW_C(v) {CLR_C(); cpu.sr |= ((v) & 1);}
-
-#define        SR_AF() ((cpu.sr >> 1) & 1)
+#define C_ON()         (sr & 1)
+#define C_VALUE()      (sr & 1)
+#define C_OFF()                ((sr & 1) == 0)
+#define SET_C()                {sr |= 1;}
+#define CLR_C()                {sr &= 0xfffffffe;}
+#define NEW_C(v)       {CLR_C(); sr |= ((v) & 1);}
+
+#define SR_AF()                ((sr >> 1) & 1)
+static void set_active_regs (SIM_CPU *cpu)
+{
+  if (SR_AF())
+    cpu->active_gregs = cpu->regs.alt_gregs;
+  else
+    cpu->active_gregs = cpu->regs.gregs;
+}
 
 #define        TRAPCODE        1       /* r1 holds which function we want */
 #define        PARM1   2               /* first parameter  */
 
 #define        TRAPCODE        1       /* r1 holds which function we want */
 #define        PARM1   2               /* first parameter  */
@@ -178,463 +134,46 @@ static int issue_messages = 0;
 #define        PARM4   5
 #define        RET1    2               /* register for return values. */
 
 #define        PARM4   5
 #define        RET1    2               /* register for return values. */
 
-long
-int_sbrk (inc_bytes)
-     int inc_bytes;
-{
-  long addr;
-  
-  addr = heap_ptr;
-  
-  heap_ptr += inc_bytes;
-  
-  if (issue_messages && heap_ptr>cpu.gr[0])
-    fprintf (stderr, "Warning: heap_ptr overlaps stack!\n");
-  
-  return addr;
-}
-
-static void INLINE 
-wbat (x, v)
-     word x, v;
-{
-  if (((uword)x) >= cpu.asregs.msize)
-    {
-      if (issue_messages)
-       fprintf (stderr, "byte write to 0x%x outside memory range\n", x);
-      
-      cpu.asregs.exception = SIGSEGV;
-    }
-  else
-    {
-      unsigned char *p = cpu.mem + x;
-      p[0] = v;
-    }
-}
-
-static void INLINE 
-wlat (x, v)
-     word x, v;
-{
-  if (((uword)x) >= cpu.asregs.msize)
-    {
-      if (issue_messages)
-       fprintf (stderr, "word write to 0x%x outside memory range\n", x);
-      
-      cpu.asregs.exception = SIGSEGV;
-    }
-  else
-    {
-      if ((x & 3) != 0)
-       {
-         if (issue_messages)
-           fprintf (stderr, "word write to unaligned memory address: 0x%x\n", x);
-      
-         cpu.asregs.exception = SIGBUS;
-       }
-      else if (! target_big_endian)
-       {
-         unsigned char * p = cpu.mem + x;
-         p[3] = v >> 24;
-         p[2] = v >> 16;
-         p[1] = v >> 8;
-         p[0] = v;
-       }
-      else
-       {
-         unsigned char * p = cpu.mem + x;
-         p[0] = v >> 24;
-         p[1] = v >> 16;
-         p[2] = v >> 8;
-         p[3] = v;
-       }
-    }
-}
-
-static void INLINE 
-what (x, v)
-     word x, v;
-{
-  if (((uword)x) >= cpu.asregs.msize)
-    {
-      if (issue_messages)
-       fprintf (stderr, "short write to 0x%x outside memory range\n", x);
-      
-      cpu.asregs.exception = SIGSEGV;
-    }
-  else
-    {
-      if ((x & 1) != 0)
-       {
-         if (issue_messages)
-           fprintf (stderr, "short write to unaligned memory address: 0x%x\n",
-                    x);
-      
-         cpu.asregs.exception = SIGBUS;
-       }
-      else if (! target_big_endian)
-       {
-         unsigned char * p = cpu.mem + x;
-         p[1] = v >> 8;
-         p[0] = v;
-       }
-      else
-       {
-         unsigned char * p = cpu.mem + x;
-         p[0] = v >> 8;
-         p[1] = v;
-       }
-    }
-}
-
-/* Read functions.  */
-static int INLINE 
-rbat (x)
-     word x;
-{
-  if (((uword)x) >= cpu.asregs.msize)
-    {
-      if (issue_messages)
-       fprintf (stderr, "byte read from 0x%x outside memory range\n", x);
-      
-      cpu.asregs.exception = SIGSEGV;
-      return 0;
-    }
-  else
-    {
-      unsigned char * p = cpu.mem + x;
-      return p[0];
-    }
-}
-
-static int INLINE 
-rlat (x)
-     word x;
-{
-  if (((uword) x) >= cpu.asregs.msize)
-    {
-      if (issue_messages)
-       fprintf (stderr, "word read from 0x%x outside memory range\n", x);
-      
-      cpu.asregs.exception = SIGSEGV;
-      return 0;
-    }
-  else
-    {
-      if ((x & 3) != 0)
-       {
-         if (issue_messages)
-           fprintf (stderr, "word read from unaligned address: 0x%x\n", x);
-      
-         cpu.asregs.exception = SIGBUS;
-         return 0;
-       }
-      else if (! target_big_endian)
-       {
-         unsigned char * p = cpu.mem + x;
-         return (p[3] << 24) | (p[2] << 16) | (p[1] << 8) | p[0];
-       }
-      else
-       {
-         unsigned char * p = cpu.mem + x;
-         return (p[0] << 24) | (p[1] << 16) | (p[2] << 8) | p[3];
-       }
-    }
-}
-
-static int INLINE 
-rhat (x)
-     word x;
-{
-  if (((uword)x) >= cpu.asregs.msize)
-    {
-      if (issue_messages)
-       fprintf (stderr, "short read from 0x%x outside memory range\n", x);
-      
-      cpu.asregs.exception = SIGSEGV;
-      return 0;
-    }
-  else
-    {
-      if ((x & 1) != 0)
-       {
-         if (issue_messages)
-           fprintf (stderr, "short read from unaligned address: 0x%x\n", x);
-      
-         cpu.asregs.exception = SIGBUS;
-         return 0;
-       }
-      else if (! target_big_endian)
-       {
-         unsigned char * p = cpu.mem + x;
-         return (p[1] << 8) | p[0];
-       }
-      else
-       {
-         unsigned char * p = cpu.mem + x;
-         return (p[0] << 8) | p[1];
-       }
-    }
-}
-
-
-#define SEXTB(x)       (((x & 0xff) ^ (~ 0x7f)) + 0x80)
-#define SEXTW(y)       ((int)((short)y))
-
-static int
-IOMEM (addr, write, value)
-     int addr;
-     int write;
-     int value;
-{
-}
-
 /* Default to a 8 Mbyte (== 2^23) memory space.  */
 /* Default to a 8 Mbyte (== 2^23) memory space.  */
-static int sim_memory_size = 23;
-
-#define        MEM_SIZE_FLOOR  64
-void
-sim_size (power)
-     int power;
-{
-  sim_memory_size = power;
-  cpu.asregs.msize = 1 << sim_memory_size;
-
-  if (cpu.mem)
-    free (cpu.mem);
-
-  /* Watch out for the '0 count' problem. There's probably a better
-     way.. e.g., why do we use 64 here?  */
-  if (cpu.asregs.msize < 64)   /* Ensure a boundary.  */
-    cpu.mem = (unsigned char *) calloc (64, (64 + cpu.asregs.msize) / 64);
-  else
-    cpu.mem = (unsigned char *) calloc (64, cpu.asregs.msize / 64);
-
-  if (!cpu.mem)
-    {
-      if (issue_messages)
-       fprintf (stderr,
-                "Not enough VM for simulation of %d bytes of RAM\n",
-                cpu.asregs.msize);
-
-      cpu.asregs.msize = 1;
-      cpu.mem = (unsigned char *) calloc (1, 1);
-    }
-}
-
-static void
-init_pointers ()
-{
-  if (cpu.asregs.msize != (1 << sim_memory_size))
-    sim_size (sim_memory_size);
-}
+#define DEFAULT_MEMORY_SIZE 0x800000
 
 static void
 
 static void
-set_initial_gprs ()
+set_initial_gprs (SIM_CPU *cpu)
 {
 {
-  int i;
-  long space;
-  unsigned long memsize;
-  
-  init_pointers ();
-
   /* Set up machine just out of reset.  */
   /* Set up machine just out of reset.  */
-  cpu.asregs.pc = 0;
-  cpu.sr = 0;
-  
-  memsize = cpu.asregs.msize / (1024 * 1024);
-
-  if (issue_messages > 1)
-    fprintf (stderr, "Simulated memory of %d Mbytes (0x0 .. 0x%08x)\n",
-            memsize, cpu.asregs.msize - 1);
+  CPU_PC_SET (cpu, 0);
+  sr = 0;
 
   /* Clean out the GPRs and alternate GPRs.  */
 
   /* Clean out the GPRs and alternate GPRs.  */
-  for (i = 0; i < 16; i++)
-    {
-      cpu.asregs.gregs[i] = 0;
-      cpu.asregs.alt_gregs[i] = 0;
-    }
-  
-  /* Make our register set point to the right place.  */
-  if (SR_AF())
-    cpu.asregs.active_gregs = &cpu.asregs.alt_gregs[0];
-  else
-    cpu.asregs.active_gregs = &cpu.asregs.gregs[0];
-  
-  /* ABI specifies initial values for these registers.  */
-  cpu.gr[0] = cpu.asregs.msize - 4;
-  /* dac fix, the stack address must be 8-byte aligned! */
-  cpu.gr[0] = cpu.gr[0] - cpu.gr[0] % 8;
-  cpu.gr[PARM1] = 0;
-  cpu.gr[PARM2] = 0;
-  cpu.gr[PARM3] = 0;
-  cpu.gr[PARM4] = cpu.gr[0];
-}
+  memset (&cpu->regs.gregs, 0, sizeof(cpu->regs.gregs));
+  memset (&cpu->regs.alt_gregs, 0, sizeof(cpu->regs.alt_gregs));
 
 
-static void
-interrupt ()
-{
-  cpu.asregs.exception = SIGINT;
-}
-
-/* Functions so that trapped open/close don't interfere with the
-   parent's functions.  We say that we can't close the descriptors
-   that we didn't open.  exit() and cleanup() get in trouble here,
-   to some extent.  That's the price of emulation.  */
-
-unsigned char opened[100];
+  /* Make our register set point to the right place.  */
+  set_active_regs (cpu);
 
 
-static void
-log_open (fd)
-    int fd;
-{
-  if (fd < 0 || fd > NUM_ELEM (opened))
-    return;
-  
-  opened[fd] = 1;
-}
+  /* ABI specifies initial values for these registers.  */
+  gr[0] = DEFAULT_MEMORY_SIZE - 4;
 
 
-static void
-log_close (fd)
-     int fd;
-{
-  if (fd < 0 || fd > NUM_ELEM (opened))
-    return;
-  
-  opened[fd] = 0;
+  /* dac fix, the stack address must be 8-byte aligned! */
+  gr[0] = gr[0] - gr[0] % 8;
+  gr[PARM1] = 0;
+  gr[PARM2] = 0;
+  gr[PARM3] = 0;
+  gr[PARM4] = gr[0];
 }
 
 }
 
-static int
-is_opened (fd)
-    int fd;
-{
-  if (fd < 0 || fd > NUM_ELEM (opened))
-    return 0;
-
-  return opened[fd];
-}
+/* Simulate a monitor trap.  */
 
 static void
 
 static void
-handle_trap1 ()
+handle_trap1 (SIM_DESC sd, SIM_CPU *cpu)
 {
 {
-  unsigned long a[3];
-
-  switch ((unsigned long) (cpu.gr [TRAPCODE]))
-    {
-    case 3:
-      a[0] = (unsigned long) (cpu.gr[PARM1]);
-      a[1] = (unsigned long) (cpu.mem + cpu.gr[PARM2]);
-      a[2] = (unsigned long) (cpu.gr[PARM3]);
-      cpu.gr[RET1] = callback->read (callback, a[0], (char *) a[1], a[2]);
-      break;
-      
-    case 4:
-      a[0] = (unsigned long) (cpu.gr[PARM1]);
-      a[1] = (unsigned long) (cpu.mem + cpu.gr[PARM2]);
-      a[2] = (unsigned long) (cpu.gr[PARM3]);
-      cpu.gr[RET1] = (int)callback->write (callback, a[0], (char *) a[1], a[2]);
-      break;
-      
-    case 5:
-      a[0] = (unsigned long) (cpu.mem + cpu.gr[PARM1]);
-      a[1] = (unsigned long) (cpu.gr[PARM2]);
-      /* a[2] = (unsigned long) (cpu.gr[PARM3]); */
-      cpu.gr[RET1] = callback->open (callback, (char *) a[0], a[1]);
-      log_open (cpu.gr[RET1]);
-      break;
-      
-    case 6:
-      a[0] = (unsigned long) (cpu.gr[PARM1]);
-      /* Watch out for debugger's files. */
-      if (is_opened (a[0]))
-       {
-         log_close (a[0]);
-         cpu.gr[RET1] = callback->close (callback, a[0]);
-       }
-      else
-       {
-         /* Don't let him close it.  */
-         cpu.gr[RET1] = (-1);
-       }
-      break;
-      
-    case 9:
-      a[0] = (unsigned long) (cpu.mem + cpu.gr[PARM1]);
-      a[1] = (unsigned long) (cpu.mem + cpu.gr[PARM2]);
-      cpu.gr[RET1] = link ((char *) a[0], (char *) a[1]);
-      break;
-      
-    case 10:
-      a[0] = (unsigned long) (cpu.mem + cpu.gr[PARM1]);
-      cpu.gr[RET1] = callback->unlink (callback, (char *) a[0]);
-      break;
-      
-    case 13:
-      /* handle time(0) vs time(&var) */
-      a[0] = (unsigned long) (cpu.gr[PARM1]);
-      if (a[0])
-       a[0] += (unsigned long) cpu.mem;
-      cpu.gr[RET1] = callback->time (callback, (time_t *) a[0]);
-      break;
-      
-    case 19:
-      a[0] = (unsigned long) (cpu.gr[PARM1]);
-      a[1] = (unsigned long) (cpu.gr[PARM2]);
-      a[2] = (unsigned long) (cpu.gr[PARM3]);
-      cpu.gr[RET1] = callback->lseek (callback, a[0], a[1], a[2]);
-      break;
-      
-    case 33:
-      a[0] = (unsigned long) (cpu.mem + cpu.gr[PARM1]);
-      a[1] = (unsigned long) (cpu.gr[PARM2]);
-      cpu.gr[RET1] = access ((char *) a[0], a[1]);
-      break;
-      
-    case 43:
-      a[0] = (unsigned long) (cpu.mem + cpu.gr[PARM1]);
-#if 0
-      cpu.gr[RET1] = times ((char *)a[0]);
-#else
-      {
-       /* Give him simulated cycles for utime
-          and an instruction count for stime. */
-       struct tms
-       {
-         time_t tms_utime;
-         time_t tms_stime;
-         time_t tms_cutime;
-         time_t tms_cstime;
-       } t;
-
-       t.tms_utime = cpu.asregs.cycles;
-       t.tms_stime = cpu.asregs.insts;
-       t.tms_cutime = t.tms_utime;
-       t.tms_cstime = t.tms_stime;
-                           
-       memcpy ((struct tms *)(a[0]), &t, sizeof (t));
-                           
-       cpu.gr[RET1] = cpu.asregs.cycles;
-      }
-#endif
-      break;
-      
-    case 69:
-      a[0] = (unsigned long) (cpu.gr[PARM1]);
-      cpu.gr[RET1] = int_sbrk (a[0]);
-      break;
-      
-    default:
-      if (issue_messages)
-       fprintf (stderr, "WARNING: sys call %d unimplemented\n",
-                cpu.gr[TRAPCODE]);
-      break;
-    }
+  /* XXX: We don't pass back the actual errno value.  */
+  gr[RET1] = sim_syscall (cpu, gr[TRAPCODE], gr[PARM1], gr[PARM2], gr[PARM3],
+                         gr[PARM4]);
 }
 
 static void
 }
 
 static void
-process_stub (what)
-     int what;
+process_stub (SIM_DESC sd, SIM_CPU *cpu, int what)
 {
   /* These values should match those in libgloss/mcore/syscalls.s.  */
   switch (what)
 {
   /* These values should match those in libgloss/mcore/syscalls.s.  */
   switch (what)
@@ -646,80 +185,57 @@ process_stub (what)
     case 10: /* _unlink */
     case 19: /* _lseek */
     case 43: /* _times */
     case 10: /* _unlink */
     case 19: /* _lseek */
     case 43: /* _times */
-      cpu.gr [TRAPCODE] = what;
-      handle_trap1 ();
+      gr[TRAPCODE] = what;
+      handle_trap1 (sd, cpu);
       break;
       break;
-      
+
     default:
     default:
-      if (issue_messages)
+      if (STATE_VERBOSE_P (sd))
        fprintf (stderr, "Unhandled stub opcode: %d\n", what);
       break;
     }
 }
 
 static void
        fprintf (stderr, "Unhandled stub opcode: %d\n", what);
       break;
     }
 }
 
 static void
-util (what)
-     unsigned what;
+util (SIM_DESC sd, SIM_CPU *cpu, unsigned what)
 {
   switch (what)
     {
     case 0:    /* exit */
 {
   switch (what)
     {
     case 0:    /* exit */
-      cpu.asregs.exception = SIGQUIT;
+      sim_engine_halt (sd, cpu, NULL, cpu->regs.pc, sim_exited, gr[PARM1]);
       break;
 
     case 1:    /* printf */
       break;
 
     case 1:    /* printf */
-      {
-       unsigned long a[6];
-       unsigned char *s;
-       int i;
-
-       a[0] = (unsigned long)(cpu.mem + cpu.gr[PARM1]);
-
-       for (s = (unsigned char *)a[0], i = 1 ; *s && i < 6 ; s++)
-         {
-           if (*s == '%')
-             {
-               if (*++s == 's')
-                 a[i] = (unsigned long)(cpu.mem + cpu.gr[PARM1+i]);
-               else
-                 a[i] = cpu.gr[i+PARM1];
-               i++;
-             }
-         }
-       
-       cpu.gr[RET1] = printf ((char *)a[0], a[1], a[2], a[3], a[4], a[5]);
-      }
+      if (STATE_VERBOSE_P (sd))
+       fprintf (stderr, "WARNING: printf unimplemented\n");
       break;
       break;
-      
+
     case 2:    /* scanf */
     case 2:    /* scanf */
-      if (issue_messages)
+      if (STATE_VERBOSE_P (sd))
        fprintf (stderr, "WARNING: scanf unimplemented\n");
       break;
        fprintf (stderr, "WARNING: scanf unimplemented\n");
       break;
-      
+
     case 3:    /* utime */
     case 3:    /* utime */
-      cpu.gr[RET1] = cpu.asregs.insts;
+      gr[RET1] = cpu->insts;
       break;
 
     case 0xFF:
       break;
 
     case 0xFF:
-      process_stub (cpu.gr[1]);
+      process_stub (sd, cpu, gr[1]);
       break;
       break;
-      
+
     default:
     default:
-      if (issue_messages)
+      if (STATE_VERBOSE_P (sd))
        fprintf (stderr, "Unhandled util code: %x\n", what);
       break;
     }
        fprintf (stderr, "Unhandled util code: %x\n", what);
       break;
     }
-}      
+}
 
 /* For figuring out whether we carried; addc/subc use this. */
 static int
 
 /* For figuring out whether we carried; addc/subc use this. */
 static int
-iu_carry (a, b, cin)
-     unsigned long a;
-     unsigned long b;
-     int cin;
+iu_carry (unsigned long a, unsigned long b, int cin)
 {
   unsigned long        x;
 {
   unsigned long        x;
-  
+
   x = (a & 0xffff) + (b & 0xffff) + cin;
   x = (x >> 16) + (a >> 16) + (b >> 16);
   x >>= 16;
   x = (a & 0xffff) + (b & 0xffff) + cin;
   x = (x >> 16) + (a >> 16) + (b >> 16);
   x >>= 16;
@@ -727,7 +243,8 @@ iu_carry (a, b, cin)
   return (x != 0);
 }
 
   return (x != 0);
 }
 
-#define WATCHFUNCTIONS 1
+/* TODO: Convert to common watchpoints.  */
+#undef WATCHFUNCTIONS
 #ifdef WATCHFUNCTIONS
 
 #define MAXWL 80
 #ifdef WATCHFUNCTIONS
 
 #define MAXWL 80
@@ -751,28 +268,35 @@ int WLW;
 #define IMM5   ((inst >> 4) & 0x1F)
 #define IMM4   ((inst) & 0xF)
 
 #define IMM5   ((inst >> 4) & 0x1F)
 #define IMM4   ((inst) & 0xF)
 
+#define rbat(X)        sim_core_read_1 (cpu, 0, read_map, X)
+#define rhat(X)        sim_core_read_2 (cpu, 0, read_map, X)
+#define rlat(X)        sim_core_read_4 (cpu, 0, read_map, X)
+#define wbat(X, D) sim_core_write_1 (cpu, 0, write_map, X, D)
+#define what(X, D) sim_core_write_2 (cpu, 0, write_map, X, D)
+#define wlat(X, D) sim_core_write_4 (cpu, 0, write_map, X, D)
+
 static int tracing = 0;
 
 static int tracing = 0;
 
-void
-sim_resume (sd, step, siggnal)
-     SIM_DESC sd;
-     int step, siggnal;
+#define ILLEGAL() \
+  sim_engine_halt (sd, cpu, NULL, pc, sim_stopped, SIM_SIGILL)
+
+static void
+step_once (SIM_DESC sd, SIM_CPU *cpu)
 {
   int needfetch;
   word ibuf;
   word pc;
   unsigned short inst;
 {
   int needfetch;
   word ibuf;
   word pc;
   unsigned short inst;
-  void (* sigsave)();
   int memops;
   int bonus_cycles;
   int insts;
   int w;
   int cycs;
   int memops;
   int bonus_cycles;
   int insts;
   int w;
   int cycs;
+#ifdef WATCHFUNCTIONS
   word WLhash;
   word WLhash;
+#endif
 
 
-  sigsave = signal (SIGINT, interrupt);
-  cpu.asregs.exception = step ? SIGTRAP: 0;
-  pc = cpu.asregs.pc;
+  pc = CPU_PC_GET (cpu);
 
   /* Fetch the initial instructions that we'll decode. */
   ibuf = rlat (pc & 0xFFFFFFFC);
 
   /* Fetch the initial instructions that we'll decode. */
   ibuf = rlat (pc & 0xFFFFFFFC);
@@ -781,25 +305,24 @@ sim_resume (sd, step, siggnal)
   memops = 0;
   bonus_cycles = 0;
   insts = 0;
   memops = 0;
   bonus_cycles = 0;
   insts = 0;
-  
+
   /* make our register set point to the right place */
   /* make our register set point to the right place */
-  if (SR_AF ())
-    cpu.asregs.active_gregs = & cpu.asregs.alt_gregs[0];
-  else
-    cpu.asregs.active_gregs = & cpu.asregs.gregs[0];
-  
+  set_active_regs (cpu);
+
+#ifdef WATCHFUNCTIONS
   /* make a hash to speed exec loop, hope it's nonzero */
   WLhash = 0xFFFFFFFF;
 
   for (w = 1; w <= ENDWL; w++)
     WLhash = WLhash & WL[w];
   /* make a hash to speed exec loop, hope it's nonzero */
   WLhash = 0xFFFFFFFF;
 
   for (w = 1; w <= ENDWL; w++)
     WLhash = WLhash & WL[w];
+#endif
 
 
-  do
+  /* TODO: Unindent this block.  */
     {
       word oldpc;
     {
       word oldpc;
-      
+
       insts ++;
       insts ++;
-      
+
       if (pc & 02)
        {
          if (! target_big_endian)
       if (pc & 02)
        {
          if (! target_big_endian)
@@ -819,33 +342,33 @@ sim_resume (sd, step, siggnal)
 #ifdef WATCHFUNCTIONS
       /* now scan list of watch addresses, if match, count it and
         note return address and count cycles until pc=return address */
 #ifdef WATCHFUNCTIONS
       /* now scan list of watch addresses, if match, count it and
         note return address and count cycles until pc=return address */
-      
+
       if ((WLincyc == 1) && (pc == WLendpc))
        {
       if ((WLincyc == 1) && (pc == WLendpc))
        {
-         cycs = (cpu.asregs.cycles + (insts + bonus_cycles +
+         cycs = (cpu->cycles + (insts + bonus_cycles +
                                       (memops * memcycles)) - WLbcyc);
                                       (memops * memcycles)) - WLbcyc);
-         
+
          if (WLcnts[WLW] == 1)
            {
              WLmax[WLW] = cycs;
              WLmin[WLW] = cycs;
              WLcyc[WLW] = 0;
            }
          if (WLcnts[WLW] == 1)
            {
              WLmax[WLW] = cycs;
              WLmin[WLW] = cycs;
              WLcyc[WLW] = 0;
            }
-         
+
          if (cycs > WLmax[WLW])
            {
              WLmax[WLW] = cycs;
            }
          if (cycs > WLmax[WLW])
            {
              WLmax[WLW] = cycs;
            }
-         
+
          if (cycs < WLmin[WLW])
            {
              WLmin[WLW] = cycs;
            }
          if (cycs < WLmin[WLW])
            {
              WLmin[WLW] = cycs;
            }
-         
+
          WLcyc[WLW] += cycs;
          WLincyc = 0;
          WLendpc = 0;
          WLcyc[WLW] += cycs;
          WLincyc = 0;
          WLendpc = 0;
-       } 
+       }
 
       /* Optimize with a hash to speed loop.  */
       if (WLincyc == 0)
 
       /* Optimize with a hash to speed loop.  */
       if (WLincyc == 0)
@@ -857,9 +380,9 @@ sim_resume (sd, step, siggnal)
                  if (pc == WL[w])
                    {
                      WLcnts[w]++;
                  if (pc == WL[w])
                    {
                      WLcnts[w]++;
-                     WLbcyc = cpu.asregs.cycles + insts 
+                     WLbcyc = cpu->cycles + insts
                        + bonus_cycles + (memops * memcycles);
                        + bonus_cycles + (memops * memcycles);
-                     WLendpc = cpu.gr[15];
+                     WLendpc = gr[15];
                      WLincyc = 1;
                      WLW = w;
                      break;
                      WLincyc = 1;
                      WLW = w;
                      break;
@@ -870,12 +393,12 @@ sim_resume (sd, step, siggnal)
 #endif
 
       if (tracing)
 #endif
 
       if (tracing)
-       fprintf (stderr, "%.4x: inst = %.4x ", pc, inst);
+       fprintf (stderr, "%.4lx: inst = %.4x ", pc, inst);
 
       oldpc = pc;
 
       oldpc = pc;
-      
+
       pc += 2;
       pc += 2;
-      
+
       switch (inst >> 8)
        {
        case 0x00:
       switch (inst >> 8)
        {
        case 0x00:
@@ -885,96 +408,93 @@ sim_resume (sd, step, siggnal)
              switch RD
                {
                case 0x0:                               /* bkpt */
              switch RD
                {
                case 0x0:                               /* bkpt */
-                 cpu.asregs.exception = SIGTRAP;
                  pc -= 2;
                  pc -= 2;
+                 sim_engine_halt (sd, cpu, NULL, pc - 2,
+                                  sim_stopped, SIM_SIGTRAP);
                  break;
                  break;
-                 
+
                case 0x1:                               /* sync */
                  break;
                case 0x1:                               /* sync */
                  break;
-                 
+
                case 0x2:                               /* rte */
                case 0x2:                               /* rte */
-                 pc = cpu.epc;
-                 cpu.sr = cpu.esr;
+                 pc = epc;
+                 sr = esr;
                  needfetch = 1;
                  needfetch = 1;
-                 
-                 if (SR_AF ())
-                   cpu.asregs.active_gregs = & cpu.asregs.alt_gregs[0];
-                 else
-                   cpu.asregs.active_gregs = & cpu.asregs.gregs[0];
+
+                 set_active_regs (cpu);
                  break;
 
                case 0x3:                               /* rfi */
                  break;
 
                case 0x3:                               /* rfi */
-                 pc = cpu.fpc;
-                 cpu.sr = cpu.fsr;
+                 pc = fpc;
+                 sr = fsr;
                  needfetch = 1;
 
                  needfetch = 1;
 
-                 if (SR_AF ())
-                   cpu.asregs.active_gregs = &cpu.asregs.alt_gregs[0];
-                 else
-                   cpu.asregs.active_gregs = &cpu.asregs.gregs[0];
+                 set_active_regs (cpu);
                  break;
                  break;
-                 
+
                case 0x4:                               /* stop */
                case 0x4:                               /* stop */
-                 if (issue_messages)
+                 if (STATE_VERBOSE_P (sd))
                    fprintf (stderr, "WARNING: stop unimplemented\n");
                  break;
                    fprintf (stderr, "WARNING: stop unimplemented\n");
                  break;
-                   
+
                case 0x5:                               /* wait */
                case 0x5:                               /* wait */
-                 if (issue_messages)
+                 if (STATE_VERBOSE_P (sd))
                    fprintf (stderr, "WARNING: wait unimplemented\n");
                  break;
                    fprintf (stderr, "WARNING: wait unimplemented\n");
                  break;
-                   
+
                case 0x6:                               /* doze */
                case 0x6:                               /* doze */
-                 if (issue_messages)
+                 if (STATE_VERBOSE_P (sd))
                    fprintf (stderr, "WARNING: doze unimplemented\n");
                  break;
                    fprintf (stderr, "WARNING: doze unimplemented\n");
                  break;
-                   
+
                case 0x7:
                case 0x7:
-                 cpu.asregs.exception = SIGILL;        /* illegal */
+                 ILLEGAL ();                           /* illegal */
                  break;
                  break;
-                   
+
                case 0x8:                               /* trap 0 */
                case 0xA:                               /* trap 2 */
                case 0xB:                               /* trap 3 */
                case 0x8:                               /* trap 0 */
                case 0xA:                               /* trap 2 */
                case 0xB:                               /* trap 3 */
-                 cpu.asregs.exception = SIGTRAP;
+                 sim_engine_halt (sd, cpu, NULL, pc,
+                                  sim_stopped, SIM_SIGTRAP);
                  break;
                  break;
-                   
+
                case 0xC:                               /* trap 4 */
                case 0xD:                               /* trap 5 */
                case 0xE:                               /* trap 6 */
                case 0xC:                               /* trap 4 */
                case 0xD:                               /* trap 5 */
                case 0xE:                               /* trap 6 */
-                 cpu.asregs.exception = SIGILL;        /* illegal */
+                 ILLEGAL ();                           /* illegal */
                  break;
                  break;
-                 
+
                case 0xF:                               /* trap 7 */
                case 0xF:                               /* trap 7 */
-                 cpu.asregs.exception = SIGTRAP;       /* integer div-by-0 */
+                 sim_engine_halt (sd, cpu, NULL, pc,   /* integer div-by-0 */
+                                  sim_stopped, SIM_SIGTRAP);
                  break;
                  break;
-                   
+
                case 0x9:                               /* trap 1 */
                case 0x9:                               /* trap 1 */
-                 handle_trap1 ();
+                 handle_trap1 (sd, cpu);
                  break;
                }
              break;
                  break;
                }
              break;
-             
+
            case 0x1:
            case 0x1:
-             cpu.asregs.exception = SIGILL;            /* illegal */
+             ILLEGAL ();                               /* illegal */
              break;
              break;
-             
+
            case 0x2:                                   /* mvc */
            case 0x2:                                   /* mvc */
-             cpu.gr[RD] = C_VALUE();
+             gr[RD] = C_VALUE();
              break;
            case 0x3:                                   /* mvcv */
              break;
            case 0x3:                                   /* mvcv */
-             cpu.gr[RD] = C_OFF();
+             gr[RD] = C_OFF();
              break;
            case 0x4:                                   /* ldq */
              {
              break;
            case 0x4:                                   /* ldq */
              {
-               char *addr = (char *)cpu.gr[RD];
+               word addr = gr[RD];
                int regno = 4;                  /* always r4-r7 */
                int regno = 4;                  /* always r4-r7 */
-               
+
                bonus_cycles++;
                memops += 4;
                do
                  {
                bonus_cycles++;
                memops += 4;
                do
                  {
-                   cpu.gr[regno] = rlat(addr);
+                   gr[regno] = rlat (addr);
                    addr += 4;
                    regno++;
                  }
                    addr += 4;
                    regno++;
                  }
@@ -983,14 +503,14 @@ sim_resume (sd, step, siggnal)
              break;
            case 0x5:                                   /* stq */
              {
              break;
            case 0x5:                                   /* stq */
              {
-               char *addr = (char *)cpu.gr[RD];
+               word addr = gr[RD];
                int regno = 4;                  /* always r4-r7 */
                int regno = 4;                  /* always r4-r7 */
-               
+
                memops += 4;
                bonus_cycles++;
                do
                  {
                memops += 4;
                bonus_cycles++;
                do
                  {
-                   wlat(addr, cpu.gr[regno]);
+                   wlat (addr, gr[regno]);
                    addr += 4;
                    regno++;
                  }
                    addr += 4;
                    regno++;
                  }
@@ -999,18 +519,18 @@ sim_resume (sd, step, siggnal)
              break;
            case 0x6:                                   /* ldm */
              {
              break;
            case 0x6:                                   /* ldm */
              {
-               char *addr = (char *)cpu.gr[0];
+               word addr = gr[0];
                int regno = RD;
                int regno = RD;
-               
+
                /* bonus cycle is really only needed if
                   the next insn shifts the last reg loaded.
                /* bonus cycle is really only needed if
                   the next insn shifts the last reg loaded.
-                  
+
                   bonus_cycles++;
                */
                memops += 16-regno;
                while (regno <= 0xF)
                  {
                   bonus_cycles++;
                */
                memops += 16-regno;
                while (regno <= 0xF)
                  {
-                   cpu.gr[regno] = rlat(addr);
+                   gr[regno] = rlat (addr);
                    addr += 4;
                    regno++;
                  }
                    addr += 4;
                    regno++;
                  }
@@ -1018,16 +538,16 @@ sim_resume (sd, step, siggnal)
              break;
            case 0x7:                                   /* stm */
              {
              break;
            case 0x7:                                   /* stm */
              {
-               char *addr = (char *)cpu.gr[0];
+               word addr = gr[0];
                int regno = RD;
                int regno = RD;
-               
+
                /* this should be removed! */
                /*  bonus_cycles ++; */
 
                memops += 16 - regno;
                while (regno <= 0xF)
                  {
                /* this should be removed! */
                /*  bonus_cycles ++; */
 
                memops += 16 - regno;
                while (regno <= 0xF)
                  {
-                   wlat(addr, cpu.gr[regno]);
+                   wlat (addr, gr[regno]);
                    addr += 4;
                    regno++;
                  }
                    addr += 4;
                    regno++;
                  }
@@ -1035,49 +555,49 @@ sim_resume (sd, step, siggnal)
              break;
 
            case 0x8:                                   /* dect */
              break;
 
            case 0x8:                                   /* dect */
-             cpu.gr[RD] -= C_VALUE();
+             gr[RD] -= C_VALUE();
              break;
            case 0x9:                                   /* decf */
              break;
            case 0x9:                                   /* decf */
-             cpu.gr[RD] -= C_OFF();
+             gr[RD] -= C_OFF();
              break;
            case 0xA:                                   /* inct */
              break;
            case 0xA:                                   /* inct */
-             cpu.gr[RD] += C_VALUE();
+             gr[RD] += C_VALUE();
              break;
            case 0xB:                                   /* incf */
              break;
            case 0xB:                                   /* incf */
-             cpu.gr[RD] += C_OFF();
+             gr[RD] += C_OFF();
              break;
            case 0xC:                                   /* jmp */
              break;
            case 0xC:                                   /* jmp */
-             pc = cpu.gr[RD];
+             pc = gr[RD];
              if (tracing && RD == 15)
              if (tracing && RD == 15)
-               fprintf (stderr, "Func return, r2 = %x, r3 = %x\n",
-                        cpu.gr[2], cpu.gr[3]);
+               fprintf (stderr, "Func return, r2 = %lxx, r3 = %lx\n",
+                        gr[2], gr[3]);
              bonus_cycles++;
              needfetch = 1;
              break;
            case 0xD:                                   /* jsr */
              bonus_cycles++;
              needfetch = 1;
              break;
            case 0xD:                                   /* jsr */
-             cpu.gr[15] = pc;
-             pc = cpu.gr[RD];
+             gr[15] = pc;
+             pc = gr[RD];
              bonus_cycles++;
              needfetch = 1;
              break;
            case 0xE:                                   /* ff1 */
              {
                word tmp, i;
              bonus_cycles++;
              needfetch = 1;
              break;
            case 0xE:                                   /* ff1 */
              {
                word tmp, i;
-               tmp = cpu.gr[RD];
+               tmp = gr[RD];
                for (i = 0; !(tmp & 0x80000000) && i < 32; i++)
                  tmp <<= 1;
                for (i = 0; !(tmp & 0x80000000) && i < 32; i++)
                  tmp <<= 1;
-               cpu.gr[RD] = i;
+               gr[RD] = i;
              }
              break;
            case 0xF:                                   /* brev */
              {
                word tmp;
              }
              break;
            case 0xF:                                   /* brev */
              {
                word tmp;
-               tmp = cpu.gr[RD];
+               tmp = gr[RD];
                tmp = ((tmp & 0xaaaaaaaa) >>  1) | ((tmp & 0x55555555) <<  1);
                tmp = ((tmp & 0xcccccccc) >>  2) | ((tmp & 0x33333333) <<  2);
                tmp = ((tmp & 0xf0f0f0f0) >>  4) | ((tmp & 0x0f0f0f0f) <<  4);
                tmp = ((tmp & 0xff00ff00) >>  8) | ((tmp & 0x00ff00ff) <<  8);
                tmp = ((tmp & 0xaaaaaaaa) >>  1) | ((tmp & 0x55555555) <<  1);
                tmp = ((tmp & 0xcccccccc) >>  2) | ((tmp & 0x33333333) <<  2);
                tmp = ((tmp & 0xf0f0f0f0) >>  4) | ((tmp & 0x0f0f0f0f) <<  4);
                tmp = ((tmp & 0xff00ff00) >>  8) | ((tmp & 0x00ff00ff) <<  8);
-               cpu.gr[RD] = ((tmp & 0xffff0000) >> 16) | ((tmp & 0x0000ffff) << 16);
+               gr[RD] = ((tmp & 0xffff0000) >> 16) | ((tmp & 0x0000ffff) << 16);
              }
              break;
            }
              }
              break;
            }
@@ -1085,101 +605,101 @@ sim_resume (sd, step, siggnal)
        case 0x01:
          switch RS
            {
        case 0x01:
          switch RS
            {
-           case 0x0:                                   /* xtrb3 */     
-             cpu.gr[1] = (cpu.gr[RD]) & 0xFF;
-             NEW_C (cpu.gr[RD] != 0);
+           case 0x0:                                   /* xtrb3 */
+             gr[1] = (gr[RD]) & 0xFF;
+             NEW_C (gr[RD] != 0);
              break;
            case 0x1:                                   /* xtrb2 */
              break;
            case 0x1:                                   /* xtrb2 */
-             cpu.gr[1] = (cpu.gr[RD]>>8) & 0xFF;
-             NEW_C (cpu.gr[RD] != 0);
+             gr[1] = (gr[RD]>>8) & 0xFF;
+             NEW_C (gr[RD] != 0);
              break;
            case 0x2:                                   /* xtrb1 */
              break;
            case 0x2:                                   /* xtrb1 */
-             cpu.gr[1] = (cpu.gr[RD]>>16) & 0xFF;
-             NEW_C (cpu.gr[RD] != 0);
+             gr[1] = (gr[RD]>>16) & 0xFF;
+             NEW_C (gr[RD] != 0);
              break;
            case 0x3:                                   /* xtrb0 */
              break;
            case 0x3:                                   /* xtrb0 */
-             cpu.gr[1] = (cpu.gr[RD]>>24) & 0xFF;
-             NEW_C (cpu.gr[RD] != 0);
+             gr[1] = (gr[RD]>>24) & 0xFF;
+             NEW_C (gr[RD] != 0);
              break;
            case 0x4:                                   /* zextb */
              break;
            case 0x4:                                   /* zextb */
-             cpu.gr[RD] &= 0x000000FF;
+             gr[RD] &= 0x000000FF;
              break;
            case 0x5:                                   /* sextb */
              {
                long tmp;
              break;
            case 0x5:                                   /* sextb */
              {
                long tmp;
-               tmp = cpu.gr[RD];
+               tmp = gr[RD];
                tmp <<= 24;
                tmp >>= 24;
                tmp <<= 24;
                tmp >>= 24;
-               cpu.gr[RD] = tmp;
+               gr[RD] = tmp;
              }
              break;
            case 0x6:                                   /* zexth */
              }
              break;
            case 0x6:                                   /* zexth */
-             cpu.gr[RD] &= 0x0000FFFF;
+             gr[RD] &= 0x0000FFFF;
              break;
            case 0x7:                                   /* sexth */
              {
                long tmp;
              break;
            case 0x7:                                   /* sexth */
              {
                long tmp;
-               tmp = cpu.gr[RD];
+               tmp = gr[RD];
                tmp <<= 16;
                tmp >>= 16;
                tmp <<= 16;
                tmp >>= 16;
-               cpu.gr[RD] = tmp;
+               gr[RD] = tmp;
              }
              break;
              }
              break;
-           case 0x8:                                   /* declt */ 
-             --cpu.gr[RD];
-             NEW_C ((long)cpu.gr[RD] < 0);
+           case 0x8:                                   /* declt */
+             --gr[RD];
+             NEW_C ((long)gr[RD] < 0);
              break;
            case 0x9:                                   /* tstnbz */
              {
              break;
            case 0x9:                                   /* tstnbz */
              {
-               word tmp = cpu.gr[RD];
+               word tmp = gr[RD];
                NEW_C ((tmp & 0xFF000000) != 0 &&
                       (tmp & 0x00FF0000) != 0 && (tmp & 0x0000FF00) != 0 &&
                       (tmp & 0x000000FF) != 0);
              }
                NEW_C ((tmp & 0xFF000000) != 0 &&
                       (tmp & 0x00FF0000) != 0 && (tmp & 0x0000FF00) != 0 &&
                       (tmp & 0x000000FF) != 0);
              }
-             break; 
+             break;
            case 0xA:                                   /* decgt */
            case 0xA:                                   /* decgt */
-             --cpu.gr[RD];
-             NEW_C ((long)cpu.gr[RD] > 0);
+             --gr[RD];
+             NEW_C ((long)gr[RD] > 0);
              break;
            case 0xB:                                   /* decne */
              break;
            case 0xB:                                   /* decne */
-             --cpu.gr[RD];
-             NEW_C ((long)cpu.gr[RD] != 0);
+             --gr[RD];
+             NEW_C ((long)gr[RD] != 0);
              break;
            case 0xC:                                   /* clrt */
              if (C_ON())
              break;
            case 0xC:                                   /* clrt */
              if (C_ON())
-               cpu.gr[RD] = 0;
+               gr[RD] = 0;
              break;
            case 0xD:                                   /* clrf */
              if (C_OFF())
              break;
            case 0xD:                                   /* clrf */
              if (C_OFF())
-               cpu.gr[RD] = 0;
+               gr[RD] = 0;
              break;
            case 0xE:                                   /* abs */
              break;
            case 0xE:                                   /* abs */
-             if (cpu.gr[RD] & 0x80000000)
-               cpu.gr[RD] = ~cpu.gr[RD] + 1;
+             if (gr[RD] & 0x80000000)
+               gr[RD] = ~gr[RD] + 1;
              break;
            case 0xF:                                   /* not */
              break;
            case 0xF:                                   /* not */
-             cpu.gr[RD] = ~cpu.gr[RD];
+             gr[RD] = ~gr[RD];
              break;
            }
          break;
        case 0x02:                                      /* movt */
          if (C_ON())
              break;
            }
          break;
        case 0x02:                                      /* movt */
          if (C_ON())
-           cpu.gr[RD] = cpu.gr[RS];
+           gr[RD] = gr[RS];
          break;
        case 0x03:                                      /* mult */
          /* consume 2 bits per cycle from rs, until rs is 0 */
          {
          break;
        case 0x03:                                      /* mult */
          /* consume 2 bits per cycle from rs, until rs is 0 */
          {
-           unsigned int t = cpu.gr[RS];
+           unsigned int t = gr[RS];
            int ticks;
            int ticks;
-           for (ticks = 0; t != 0 ; t >>= 2) 
+           for (ticks = 0; t != 0 ; t >>= 2)
              ticks++;
            bonus_cycles += ticks;
          }
          bonus_cycles += 2;  /* min. is 3, so add 2, plus ticks above */
          if (tracing)
              ticks++;
            bonus_cycles += ticks;
          }
          bonus_cycles += 2;  /* min. is 3, so add 2, plus ticks above */
          if (tracing)
-           fprintf (stderr, "  mult %x by %x to give %x",
-                    cpu.gr[RD], cpu.gr[RS], cpu.gr[RD] * cpu.gr[RS]);
-         cpu.gr[RD] = cpu.gr[RD] * cpu.gr[RS];
+           fprintf (stderr, "  mult %lx by %lx to give %lx",
+                    gr[RD], gr[RS], gr[RD] * gr[RS]);
+         gr[RD] = gr[RD] * gr[RS];
          break;
        case 0x04:                                      /* loopt */
          if (C_ON())
          break;
        case 0x04:                                      /* loopt */
          if (C_ON())
@@ -1188,18 +708,18 @@ sim_resume (sd, step, siggnal)
              bonus_cycles ++;
              needfetch = 1;
            }
              bonus_cycles ++;
              needfetch = 1;
            }
-         --cpu.gr[RS];                         /* not RD! */
-         NEW_C (((long)cpu.gr[RS]) > 0);
-         break; 
+         --gr[RS];                             /* not RD! */
+         NEW_C (((long)gr[RS]) > 0);
+         break;
        case 0x05:                                      /* subu */
        case 0x05:                                      /* subu */
-         cpu.gr[RD] -= cpu.gr[RS];
+         gr[RD] -= gr[RS];
          break;
        case 0x06:                                      /* addc */
          {
            unsigned long tmp, a, b;
          break;
        case 0x06:                                      /* addc */
          {
            unsigned long tmp, a, b;
-           a = cpu.gr[RD];
-           b = cpu.gr[RS];
-           cpu.gr[RD] = a + b + C_VALUE ();
+           a = gr[RD];
+           b = gr[RS];
+           gr[RD] = a + b + C_VALUE ();
            tmp = iu_carry (a, b, C_VALUE ());
            NEW_C (tmp);
          }
            tmp = iu_carry (a, b, C_VALUE ());
            NEW_C (tmp);
          }
@@ -1207,83 +727,83 @@ sim_resume (sd, step, siggnal)
        case 0x07:                                      /* subc */
          {
            unsigned long tmp, a, b;
        case 0x07:                                      /* subc */
          {
            unsigned long tmp, a, b;
-           a = cpu.gr[RD];
-           b = cpu.gr[RS];
-           cpu.gr[RD] = a - b + C_VALUE () - 1;
+           a = gr[RD];
+           b = gr[RS];
+           gr[RD] = a - b + C_VALUE () - 1;
            tmp = iu_carry (a,~b, C_VALUE ());
            NEW_C (tmp);
          }
          break;
        case 0x08:                                      /* illegal */
        case 0x09:                                      /* illegal*/
            tmp = iu_carry (a,~b, C_VALUE ());
            NEW_C (tmp);
          }
          break;
        case 0x08:                                      /* illegal */
        case 0x09:                                      /* illegal*/
-         cpu.asregs.exception = SIGILL;
+         ILLEGAL ();
          break;
        case 0x0A:                                      /* movf */
          if (C_OFF())
          break;
        case 0x0A:                                      /* movf */
          if (C_OFF())
-           cpu.gr[RD] = cpu.gr[RS];
+           gr[RD] = gr[RS];
          break;
        case 0x0B:                                      /* lsr */
          break;
        case 0x0B:                                      /* lsr */
-         { 
+         {
            unsigned long dst, src;
            unsigned long dst, src;
-           dst = cpu.gr[RD];
-           src = cpu.gr[RS];
+           dst = gr[RD];
+           src = gr[RS];
            /* We must not rely solely upon the native shift operations, since they
               may not match the M*Core's behaviour on boundary conditions.  */
            dst = src > 31 ? 0 : dst >> src;
            /* We must not rely solely upon the native shift operations, since they
               may not match the M*Core's behaviour on boundary conditions.  */
            dst = src > 31 ? 0 : dst >> src;
-           cpu.gr[RD] = dst;
+           gr[RD] = dst;
          }
          break;
        case 0x0C:                                      /* cmphs */
          }
          break;
        case 0x0C:                                      /* cmphs */
-         NEW_C ((unsigned long )cpu.gr[RD] >= 
-                (unsigned long)cpu.gr[RS]);
+         NEW_C ((unsigned long )gr[RD] >=
+                (unsigned long)gr[RS]);
          break;
        case 0x0D:                                      /* cmplt */
          break;
        case 0x0D:                                      /* cmplt */
-         NEW_C ((long)cpu.gr[RD] < (long)cpu.gr[RS]);
+         NEW_C ((long)gr[RD] < (long)gr[RS]);
          break;
        case 0x0E:                                      /* tst */
          break;
        case 0x0E:                                      /* tst */
-         NEW_C ((cpu.gr[RD] & cpu.gr[RS]) != 0);
+         NEW_C ((gr[RD] & gr[RS]) != 0);
          break;
        case 0x0F:                                      /* cmpne */
          break;
        case 0x0F:                                      /* cmpne */
-         NEW_C (cpu.gr[RD] != cpu.gr[RS]);
+         NEW_C (gr[RD] != gr[RS]);
          break;
        case 0x10: case 0x11:                           /* mfcr */
          {
            unsigned r;
            r = IMM5;
            if (r <= LAST_VALID_CREG)
          break;
        case 0x10: case 0x11:                           /* mfcr */
          {
            unsigned r;
            r = IMM5;
            if (r <= LAST_VALID_CREG)
-             cpu.gr[RD] = cpu.cr[r];
+             gr[RD] = cr[r];
            else
            else
-             cpu.asregs.exception = SIGILL;
+             ILLEGAL ();
          }
          break;
 
        case 0x12:                                      /* mov */
          }
          break;
 
        case 0x12:                                      /* mov */
-         cpu.gr[RD] = cpu.gr[RS];
+         gr[RD] = gr[RS];
          if (tracing)
          if (tracing)
-           fprintf (stderr, "MOV %x into reg %d", cpu.gr[RD], RD);
+           fprintf (stderr, "MOV %lx into reg %d", gr[RD], RD);
          break;
 
        case 0x13:                                      /* bgenr */
          break;
 
        case 0x13:                                      /* bgenr */
-         if (cpu.gr[RS] & 0x20)
-           cpu.gr[RD] = 0;
+         if (gr[RS] & 0x20)
+           gr[RD] = 0;
          else
          else
-           cpu.gr[RD] = 1 << (cpu.gr[RS] & 0x1F);
+           gr[RD] = 1 << (gr[RS] & 0x1F);
          break;
 
        case 0x14:                                      /* rsub */
          break;
 
        case 0x14:                                      /* rsub */
-         cpu.gr[RD] = cpu.gr[RS] - cpu.gr[RD];
+         gr[RD] = gr[RS] - gr[RD];
          break;
 
        case 0x15:                                      /* ixw */
          break;
 
        case 0x15:                                      /* ixw */
-         cpu.gr[RD] += cpu.gr[RS]<<2;
+         gr[RD] += gr[RS]<<2;
          break;
 
        case 0x16:                                      /* and */
          break;
 
        case 0x16:                                      /* and */
-         cpu.gr[RD] &= cpu.gr[RS];
+         gr[RD] &= gr[RS];
          break;
 
        case 0x17:                                      /* xor */
          break;
 
        case 0x17:                                      /* xor */
-         cpu.gr[RD] ^= cpu.gr[RS];
+         gr[RD] ^= gr[RS];
          break;
 
        case 0x18: case 0x19:                           /* mtcr */
          break;
 
        case 0x18: case 0x19:                           /* mtcr */
@@ -1291,56 +811,53 @@ sim_resume (sd, step, siggnal)
            unsigned r;
            r = IMM5;
            if (r <= LAST_VALID_CREG)
            unsigned r;
            r = IMM5;
            if (r <= LAST_VALID_CREG)
-             cpu.cr[r] = cpu.gr[RD];
+             cr[r] = gr[RD];
            else
            else
-             cpu.asregs.exception = SIGILL;
-           
+             ILLEGAL ();
+
            /* we might have changed register sets... */
            /* we might have changed register sets... */
-           if (SR_AF ())
-             cpu.asregs.active_gregs = & cpu.asregs.alt_gregs[0];
-           else
-             cpu.asregs.active_gregs = & cpu.asregs.gregs[0];
+           set_active_regs (cpu);
          }
          break;
 
        case 0x1A:                                      /* asr */
          /* We must not rely solely upon the native shift operations, since they
             may not match the M*Core's behaviour on boundary conditions.  */
          }
          break;
 
        case 0x1A:                                      /* asr */
          /* We must not rely solely upon the native shift operations, since they
             may not match the M*Core's behaviour on boundary conditions.  */
-         if (cpu.gr[RS] > 30)
-           cpu.gr[RD] = ((long) cpu.gr[RD]) < 0 ? -1 : 0;
+         if (gr[RS] > 30)
+           gr[RD] = ((long) gr[RD]) < 0 ? -1 : 0;
          else
          else
-           cpu.gr[RD] = (long) cpu.gr[RD] >> cpu.gr[RS];
+           gr[RD] = (long) gr[RD] >> gr[RS];
          break;
 
        case 0x1B:                                      /* lsl */
          /* We must not rely solely upon the native shift operations, since they
             may not match the M*Core's behaviour on boundary conditions.  */
          break;
 
        case 0x1B:                                      /* lsl */
          /* We must not rely solely upon the native shift operations, since they
             may not match the M*Core's behaviour on boundary conditions.  */
-         cpu.gr[RD] = cpu.gr[RS] > 31 ? 0 : cpu.gr[RD] << cpu.gr[RS];
+         gr[RD] = gr[RS] > 31 ? 0 : gr[RD] << gr[RS];
          break;
 
        case 0x1C:                                      /* addu */
          break;
 
        case 0x1C:                                      /* addu */
-         cpu.gr[RD] += cpu.gr[RS];
+         gr[RD] += gr[RS];
          break;
 
        case 0x1D:                                      /* ixh */
          break;
 
        case 0x1D:                                      /* ixh */
-         cpu.gr[RD] += cpu.gr[RS] << 1;
+         gr[RD] += gr[RS] << 1;
          break;
 
        case 0x1E:                                      /* or */
          break;
 
        case 0x1E:                                      /* or */
-         cpu.gr[RD] |= cpu.gr[RS];
+         gr[RD] |= gr[RS];
          break;
 
        case 0x1F:                                      /* andn */
          break;
 
        case 0x1F:                                      /* andn */
-         cpu.gr[RD] &= ~cpu.gr[RS];
+         gr[RD] &= ~gr[RS];
          break;
        case 0x20: case 0x21:                           /* addi */
          break;
        case 0x20: case 0x21:                           /* addi */
-         cpu.gr[RD] =
-           cpu.gr[RD] + (IMM5 + 1);
+         gr[RD] =
+           gr[RD] + (IMM5 + 1);
          break;
        case 0x22: case 0x23:                           /* cmplti */
          {
            int tmp = (IMM5 + 1);
          break;
        case 0x22: case 0x23:                           /* cmplti */
          {
            int tmp = (IMM5 + 1);
-           if (cpu.gr[RD] < tmp)
+           if (gr[RD] < tmp)
              {
                SET_C();
              }
              {
                SET_C();
              }
@@ -1351,18 +868,18 @@ sim_resume (sd, step, siggnal)
          }
          break;
        case 0x24: case 0x25:                           /* subi */
          }
          break;
        case 0x24: case 0x25:                           /* subi */
-         cpu.gr[RD] =
-           cpu.gr[RD] - (IMM5 + 1);
+         gr[RD] =
+           gr[RD] - (IMM5 + 1);
          break;
        case 0x26: case 0x27:                           /* illegal */
          break;
        case 0x26: case 0x27:                           /* illegal */
-         cpu.asregs.exception = SIGILL;
+         ILLEGAL ();
          break;
        case 0x28: case 0x29:                           /* rsubi */
          break;
        case 0x28: case 0x29:                           /* rsubi */
-         cpu.gr[RD] =
-           IMM5 - cpu.gr[RD];
+         gr[RD] =
+           IMM5 - gr[RD];
          break;
        case 0x2A: case 0x2B:                           /* cmpnei */
          break;
        case 0x2A: case 0x2B:                           /* cmpnei */
-         if (cpu.gr[RD] != IMM5)
+         if (gr[RD] != IMM5)
            {
              SET_C();
            }
            {
              SET_C();
            }
@@ -1371,24 +888,24 @@ sim_resume (sd, step, siggnal)
              CLR_C();
            }
          break;
              CLR_C();
            }
          break;
-         
+
        case 0x2C: case 0x2D:                           /* bmaski, divu */
          {
            unsigned imm = IMM5;
        case 0x2C: case 0x2D:                           /* bmaski, divu */
          {
            unsigned imm = IMM5;
-           
+
            if (imm == 1)
              {
                int exe;
                int rxnlz, r1nlz;
                unsigned int rx, r1;
 
            if (imm == 1)
              {
                int exe;
                int rxnlz, r1nlz;
                unsigned int rx, r1;
 
-               rx = cpu.gr[RD];
-               r1 = cpu.gr[1];
+               rx = gr[RD];
+               r1 = gr[1];
                exe = 0;
 
                /* unsigned divide */
                exe = 0;
 
                /* unsigned divide */
-               cpu.gr[RD] = (word) ((unsigned int) cpu.gr[RD] / (unsigned int)cpu.gr[1] );
-               
+               gr[RD] = (word) ((unsigned int) gr[RD] / (unsigned int)gr[1] );
+
                /* compute bonus_cycles for divu */
                for (r1nlz = 0; ((r1 & 0x80000000) == 0) && (r1nlz < 32); r1nlz ++)
                  r1 = r1 << 1;
                /* compute bonus_cycles for divu */
                for (r1nlz = 0; ((r1 & 0x80000000) == 0) && (r1nlz < 32); r1nlz ++)
                  r1 = r1 << 1;
@@ -1410,22 +927,22 @@ sim_resume (sd, step, siggnal)
              {
                /* bmaski */
                if (imm == 0)
              {
                /* bmaski */
                if (imm == 0)
-                 cpu.gr[RD] = -1;
+                 gr[RD] = -1;
                else
                else
-                 cpu.gr[RD] = (1 << imm) - 1;
+                 gr[RD] = (1 << imm) - 1;
              }
            else
              {
                /* illegal */
              }
            else
              {
                /* illegal */
-               cpu.asregs.exception = SIGILL;
+               ILLEGAL ();
              }
          }
          break;
        case 0x2E: case 0x2F:                           /* andi */
              }
          }
          break;
        case 0x2E: case 0x2F:                           /* andi */
-         cpu.gr[RD] = cpu.gr[RD] & IMM5;
+         gr[RD] = gr[RD] & IMM5;
          break;
        case 0x30: case 0x31:                           /* bclri */
          break;
        case 0x30: case 0x31:                           /* bclri */
-         cpu.gr[RD] = cpu.gr[RD] & ~(1<<IMM5);
+         gr[RD] = gr[RD] & ~(1<<IMM5);
          break;
        case 0x32: case 0x33:                           /* bgeni, divs */
          {
          break;
        case 0x32: case 0x33:                           /* bgeni, divs */
          {
@@ -1435,34 +952,34 @@ sim_resume (sd, step, siggnal)
                int exe,sc;
                int rxnlz, r1nlz;
                signed int rx, r1;
                int exe,sc;
                int rxnlz, r1nlz;
                signed int rx, r1;
-               
+
                /* compute bonus_cycles for divu */
                /* compute bonus_cycles for divu */
-               rx = cpu.gr[RD];
-               r1 = cpu.gr[1];
+               rx = gr[RD];
+               r1 = gr[1];
                exe = 0;
                exe = 0;
-               
+
                if (((rx < 0) && (r1 > 0)) || ((rx >= 0) && (r1 < 0)))
                  sc = 1;
                else
                  sc = 0;
                if (((rx < 0) && (r1 > 0)) || ((rx >= 0) && (r1 < 0)))
                  sc = 1;
                else
                  sc = 0;
-               
+
                rx = abs (rx);
                r1 = abs (r1);
                rx = abs (rx);
                r1 = abs (r1);
-               
+
                /* signed divide, general registers are of type int, so / op is OK */
                /* signed divide, general registers are of type int, so / op is OK */
-               cpu.gr[RD] = cpu.gr[RD] / cpu.gr[1];
-             
+               gr[RD] = gr[RD] / gr[1];
+
                for (r1nlz = 0; ((r1 & 0x80000000) == 0) && (r1nlz < 32) ; r1nlz ++ )
                  r1 = r1 << 1;
                for (r1nlz = 0; ((r1 & 0x80000000) == 0) && (r1nlz < 32) ; r1nlz ++ )
                  r1 = r1 << 1;
-               
+
                for (rxnlz = 0; ((rx & 0x80000000) == 0) && (rxnlz < 32) ; rxnlz ++ )
                  rx = rx << 1;
                for (rxnlz = 0; ((rx & 0x80000000) == 0) && (rxnlz < 32) ; rxnlz ++ )
                  rx = rx << 1;
-               
+
                if (r1nlz < rxnlz)
                  exe += 5;
                else
                  exe += 6 + r1nlz - rxnlz + sc;
                if (r1nlz < rxnlz)
                  exe += 5;
                else
                  exe += 6 + r1nlz - rxnlz + sc;
-               
+
                if (exe >= (2 * memcycles - 1))
                  {
                    bonus_cycles += exe - (2 * memcycles) + 1;
                if (exe >= (2 * memcycles - 1))
                  {
                    bonus_cycles += exe - (2 * memcycles) + 1;
@@ -1471,114 +988,115 @@ sim_resume (sd, step, siggnal)
            else if (imm >= 7)
              {
                /* bgeni */
            else if (imm >= 7)
              {
                /* bgeni */
-               cpu.gr[RD] = (1 << IMM5);
+               gr[RD] = (1 << IMM5);
              }
            else
              {
                /* illegal */
              }
            else
              {
                /* illegal */
-               cpu.asregs.exception = SIGILL;
+               ILLEGAL ();
              }
            break;
          }
        case 0x34: case 0x35:                           /* bseti */
              }
            break;
          }
        case 0x34: case 0x35:                           /* bseti */
-         cpu.gr[RD] = cpu.gr[RD] | (1 << IMM5);
+         gr[RD] = gr[RD] | (1 << IMM5);
          break;
        case 0x36: case 0x37:                           /* btsti */
          break;
        case 0x36: case 0x37:                           /* btsti */
-         NEW_C (cpu.gr[RD] >> IMM5);
+         NEW_C (gr[RD] >> IMM5);
          break;
        case 0x38: case 0x39:                           /* xsr, rotli */
          {
            unsigned imm = IMM5;
          break;
        case 0x38: case 0x39:                           /* xsr, rotli */
          {
            unsigned imm = IMM5;
-           unsigned long tmp = cpu.gr[RD];
+           unsigned long tmp = gr[RD];
            if (imm == 0)
              {
                word cbit;
                cbit = C_VALUE();
                NEW_C (tmp);
            if (imm == 0)
              {
                word cbit;
                cbit = C_VALUE();
                NEW_C (tmp);
-               cpu.gr[RD] = (cbit << 31) | (tmp >> 1);
+               gr[RD] = (cbit << 31) | (tmp >> 1);
              }
            else
              }
            else
-             cpu.gr[RD] = (tmp << imm) | (tmp >> (32 - imm));
+             gr[RD] = (tmp << imm) | (tmp >> (32 - imm));
          }
          break;
        case 0x3A: case 0x3B:                           /* asrc, asri */
          {
            unsigned imm = IMM5;
          }
          break;
        case 0x3A: case 0x3B:                           /* asrc, asri */
          {
            unsigned imm = IMM5;
-           long tmp = cpu.gr[RD];
+           long tmp = gr[RD];
            if (imm == 0)
              {
                NEW_C (tmp);
            if (imm == 0)
              {
                NEW_C (tmp);
-               cpu.gr[RD] = tmp >> 1;
+               gr[RD] = tmp >> 1;
              }
            else
              }
            else
-             cpu.gr[RD] = tmp >> imm;
+             gr[RD] = tmp >> imm;
          }
          break;
        case 0x3C: case 0x3D:                           /* lslc, lsli */
          {
            unsigned imm = IMM5;
          }
          break;
        case 0x3C: case 0x3D:                           /* lslc, lsli */
          {
            unsigned imm = IMM5;
-           unsigned long tmp = cpu.gr[RD];
+           unsigned long tmp = gr[RD];
            if (imm == 0)
              {
                NEW_C (tmp >> 31);
            if (imm == 0)
              {
                NEW_C (tmp >> 31);
-               cpu.gr[RD] = tmp << 1;
+               gr[RD] = tmp << 1;
              }
            else
              }
            else
-             cpu.gr[RD] = tmp << imm;
+             gr[RD] = tmp << imm;
          }
          break;
        case 0x3E: case 0x3F:                           /* lsrc, lsri */
          {
            unsigned imm = IMM5;
          }
          break;
        case 0x3E: case 0x3F:                           /* lsrc, lsri */
          {
            unsigned imm = IMM5;
-           unsigned long tmp = cpu.gr[RD];
+           unsigned long tmp = gr[RD];
            if (imm == 0)
              {
                NEW_C (tmp);
            if (imm == 0)
              {
                NEW_C (tmp);
-               cpu.gr[RD] = tmp >> 1;
+               gr[RD] = tmp >> 1;
              }
            else
              }
            else
-             cpu.gr[RD] = tmp >> imm;
+             gr[RD] = tmp >> imm;
          }
          break;
        case 0x40: case 0x41: case 0x42: case 0x43:
        case 0x44: case 0x45: case 0x46: case 0x47:
        case 0x48: case 0x49: case 0x4A: case 0x4B:
        case 0x4C: case 0x4D: case 0x4E: case 0x4F:
          }
          break;
        case 0x40: case 0x41: case 0x42: case 0x43:
        case 0x44: case 0x45: case 0x46: case 0x47:
        case 0x48: case 0x49: case 0x4A: case 0x4B:
        case 0x4C: case 0x4D: case 0x4E: case 0x4F:
-         cpu.asregs.exception = SIGILL;
+         ILLEGAL ();
          break;
        case 0x50:
          break;
        case 0x50:
-         util (inst & 0xFF); 
+         util (sd, cpu, inst & 0xFF);
          break;
        case 0x51: case 0x52: case 0x53:
        case 0x54: case 0x55: case 0x56: case 0x57:
        case 0x58: case 0x59: case 0x5A: case 0x5B:
        case 0x5C: case 0x5D: case 0x5E: case 0x5F:
          break;
        case 0x51: case 0x52: case 0x53:
        case 0x54: case 0x55: case 0x56: case 0x57:
        case 0x58: case 0x59: case 0x5A: case 0x5B:
        case 0x5C: case 0x5D: case 0x5E: case 0x5F:
-         cpu.asregs.exception = SIGILL;
+         ILLEGAL ();
          break;
        case 0x60: case 0x61: case 0x62: case 0x63:     /* movi  */
        case 0x64: case 0x65: case 0x66: case 0x67:
          break;
        case 0x60: case 0x61: case 0x62: case 0x63:     /* movi  */
        case 0x64: case 0x65: case 0x66: case 0x67:
-         cpu.gr[RD] = (inst >> 4) & 0x7F;
+         gr[RD] = (inst >> 4) & 0x7F;
          break;
        case 0x68: case 0x69: case 0x6A: case 0x6B:
        case 0x6C: case 0x6D: case 0x6E: case 0x6F:     /* illegal */
          break;
        case 0x68: case 0x69: case 0x6A: case 0x6B:
        case 0x6C: case 0x6D: case 0x6E: case 0x6F:     /* illegal */
-         cpu.asregs.exception = SIGILL;
+         ILLEGAL ();
          break;
        case 0x71: case 0x72: case 0x73:
        case 0x74: case 0x75: case 0x76: case 0x77:
        case 0x78: case 0x79: case 0x7A: case 0x7B:
        case 0x7C: case 0x7D: case 0x7E:                /* lrw */
          break;
        case 0x71: case 0x72: case 0x73:
        case 0x74: case 0x75: case 0x76: case 0x77:
        case 0x78: case 0x79: case 0x7A: case 0x7B:
        case 0x7C: case 0x7D: case 0x7E:                /* lrw */
-         cpu.gr[RX] =  rlat ((pc + ((inst & 0xFF) << 2)) & 0xFFFFFFFC);
+         gr[RX] =  rlat ((pc + ((inst & 0xFF) << 2)) & 0xFFFFFFFC);
          if (tracing)
          if (tracing)
-           fprintf (stderr, "LRW of 0x%x from 0x%x to reg %d",
+           fprintf (stderr, "LRW of 0x%x from 0x%lx to reg %d",
                     rlat ((pc + ((inst & 0xFF) << 2)) & 0xFFFFFFFC),
                     (pc + ((inst & 0xFF) << 2)) & 0xFFFFFFFC, RX);
          memops++;
          break;
        case 0x7F:                                      /* jsri */
                     rlat ((pc + ((inst & 0xFF) << 2)) & 0xFFFFFFFC),
                     (pc + ((inst & 0xFF) << 2)) & 0xFFFFFFFC, RX);
          memops++;
          break;
        case 0x7F:                                      /* jsri */
-         cpu.gr[15] = pc;
+         gr[15] = pc;
          if (tracing)
          if (tracing)
-           fprintf (stderr, "func call: r2 = %x r3 = %x r4 = %x r5 = %x r6 = %x r7 = %x\n",
-                    cpu.gr[2], cpu.gr[3], cpu.gr[4], cpu.gr[5], cpu.gr[6], cpu.gr[7]);
+           fprintf (stderr,
+                    "func call: r2 = %lx r3 = %lx r4 = %lx r5 = %lx r6 = %lx r7 = %lx\n",
+                    gr[2], gr[3], gr[4], gr[5], gr[6], gr[7]);
        case 0x70:                                      /* jmpi */
          pc = rlat ((pc + ((inst & 0xFF) << 2)) & 0xFFFFFFFC);
          memops++;
        case 0x70:                                      /* jmpi */
          pc = rlat ((pc + ((inst & 0xFF) << 2)) & 0xFFFFFFFC);
          memops++;
@@ -1590,54 +1108,54 @@ sim_resume (sd, step, siggnal)
        case 0x84: case 0x85: case 0x86: case 0x87:
        case 0x88: case 0x89: case 0x8A: case 0x8B:
        case 0x8C: case 0x8D: case 0x8E: case 0x8F:     /* ld */
        case 0x84: case 0x85: case 0x86: case 0x87:
        case 0x88: case 0x89: case 0x8A: case 0x8B:
        case 0x8C: case 0x8D: case 0x8E: case 0x8F:     /* ld */
-         cpu.gr[RX] = rlat (cpu.gr[RD] + ((inst >> 2) & 0x003C));
+         gr[RX] = rlat (gr[RD] + ((inst >> 2) & 0x003C));
          if (tracing)
          if (tracing)
-           fprintf (stderr, "load reg %d from 0x%x with 0x%x",
+           fprintf (stderr, "load reg %d from 0x%lx with 0x%lx",
                     RX,
                     RX,
-                    cpu.gr[RD] + ((inst >> 2) & 0x003C), cpu.gr[RX]);
+                    gr[RD] + ((inst >> 2) & 0x003C), gr[RX]);
          memops++;
          break;
        case 0x90: case 0x91: case 0x92: case 0x93:
        case 0x94: case 0x95: case 0x96: case 0x97:
        case 0x98: case 0x99: case 0x9A: case 0x9B:
        case 0x9C: case 0x9D: case 0x9E: case 0x9F:     /* st */
          memops++;
          break;
        case 0x90: case 0x91: case 0x92: case 0x93:
        case 0x94: case 0x95: case 0x96: case 0x97:
        case 0x98: case 0x99: case 0x9A: case 0x9B:
        case 0x9C: case 0x9D: case 0x9E: case 0x9F:     /* st */
-         wlat (cpu.gr[RD] + ((inst >> 2) & 0x003C), cpu.gr[RX]);
+         wlat (gr[RD] + ((inst >> 2) & 0x003C), gr[RX]);
          if (tracing)
          if (tracing)
-           fprintf (stderr, "store reg %d (containing 0x%x) to 0x%x",
-                    RX, cpu.gr[RX],
-                    cpu.gr[RD] + ((inst >> 2) & 0x003C));
+           fprintf (stderr, "store reg %d (containing 0x%lx) to 0x%lx",
+                    RX, gr[RX],
+                    gr[RD] + ((inst >> 2) & 0x003C));
          memops++;
          break;
        case 0xA0: case 0xA1: case 0xA2: case 0xA3:
        case 0xA4: case 0xA5: case 0xA6: case 0xA7:
        case 0xA8: case 0xA9: case 0xAA: case 0xAB:
        case 0xAC: case 0xAD: case 0xAE: case 0xAF:     /* ld.b */
          memops++;
          break;
        case 0xA0: case 0xA1: case 0xA2: case 0xA3:
        case 0xA4: case 0xA5: case 0xA6: case 0xA7:
        case 0xA8: case 0xA9: case 0xAA: case 0xAB:
        case 0xAC: case 0xAD: case 0xAE: case 0xAF:     /* ld.b */
-         cpu.gr[RX] = rbat (cpu.gr[RD] + RS);
+         gr[RX] = rbat (gr[RD] + RS);
          memops++;
          break;
        case 0xB0: case 0xB1: case 0xB2: case 0xB3:
        case 0xB4: case 0xB5: case 0xB6: case 0xB7:
        case 0xB8: case 0xB9: case 0xBA: case 0xBB:
        case 0xBC: case 0xBD: case 0xBE: case 0xBF:     /* st.b */
          memops++;
          break;
        case 0xB0: case 0xB1: case 0xB2: case 0xB3:
        case 0xB4: case 0xB5: case 0xB6: case 0xB7:
        case 0xB8: case 0xB9: case 0xBA: case 0xBB:
        case 0xBC: case 0xBD: case 0xBE: case 0xBF:     /* st.b */
-         wbat (cpu.gr[RD] + RS, cpu.gr[RX]);
+         wbat (gr[RD] + RS, gr[RX]);
          memops++;
          break;
        case 0xC0: case 0xC1: case 0xC2: case 0xC3:
        case 0xC4: case 0xC5: case 0xC6: case 0xC7:
        case 0xC8: case 0xC9: case 0xCA: case 0xCB:
        case 0xCC: case 0xCD: case 0xCE: case 0xCF:     /* ld.h */
          memops++;
          break;
        case 0xC0: case 0xC1: case 0xC2: case 0xC3:
        case 0xC4: case 0xC5: case 0xC6: case 0xC7:
        case 0xC8: case 0xC9: case 0xCA: case 0xCB:
        case 0xCC: case 0xCD: case 0xCE: case 0xCF:     /* ld.h */
-         cpu.gr[RX] = rhat (cpu.gr[RD] + ((inst >> 3) & 0x001E));
+         gr[RX] = rhat (gr[RD] + ((inst >> 3) & 0x001E));
          memops++;
          break;
        case 0xD0: case 0xD1: case 0xD2: case 0xD3:
        case 0xD4: case 0xD5: case 0xD6: case 0xD7:
        case 0xD8: case 0xD9: case 0xDA: case 0xDB:
        case 0xDC: case 0xDD: case 0xDE: case 0xDF:     /* st.h */
          memops++;
          break;
        case 0xD0: case 0xD1: case 0xD2: case 0xD3:
        case 0xD4: case 0xD5: case 0xD6: case 0xD7:
        case 0xD8: case 0xD9: case 0xDA: case 0xDB:
        case 0xDC: case 0xDD: case 0xDE: case 0xDF:     /* st.h */
-         what (cpu.gr[RD] + ((inst >> 3) & 0x001E), cpu.gr[RX]);
+         what (gr[RD] + ((inst >> 3) & 0x001E), gr[RX]);
          memops++;
          break;
        case 0xE8: case 0xE9: case 0xEA: case 0xEB:
          memops++;
          break;
        case 0xE8: case 0xE9: case 0xEA: case 0xEB:
-       case 0xEC: case 0xED: case 0xEE: case 0xEF:     /* bf */        
+       case 0xEC: case 0xED: case 0xEE: case 0xEF:     /* bf */
          if (C_OFF())
            {
              int disp;
          if (C_OFF())
            {
              int disp;
@@ -1664,8 +1182,8 @@ sim_resume (sd, step, siggnal)
          break;
 
        case 0xF8: case 0xF9: case 0xFA: case 0xFB:
          break;
 
        case 0xF8: case 0xF9: case 0xFA: case 0xFB:
-       case 0xFC: case 0xFD: case 0xFE: case 0xFF:     /* bsr */       
-         cpu.gr[15] = pc;
+       case 0xFC: case 0xFD: case 0xFE: case 0xFF:     /* bsr */
+         gr[15] = pc;
        case 0xF0: case 0xF1: case 0xF2: case 0xF3:
        case 0xF4: case 0xF5: case 0xF6: case 0xF7:     /* br */
          {
        case 0xF0: case 0xF1: case 0xF2: case 0xF3:
        case 0xF4: case 0xF5: case 0xF6: case 0xF7:     /* br */
          {
@@ -1684,85 +1202,53 @@ sim_resume (sd, step, siggnal)
       if (tracing)
        fprintf (stderr, "\n");
 
       if (tracing)
        fprintf (stderr, "\n");
 
-      if (needfetch)   
+      if (needfetch)
        {
        {
-         /* Do not let him fetch from a bad address! */
-         if (((uword)pc) >= cpu.asregs.msize)
-           {
-             if (issue_messages)
-               fprintf (stderr, "PC loaded at 0x%x is outside of available memory! (0x%x)\n", oldpc, pc);
-             
-             cpu.asregs.exception = SIGSEGV;
-           }
-         else
-           {
-             ibuf = rlat (pc & 0xFFFFFFFC);
-             needfetch = 0;
-           }
+         ibuf = rlat (pc & 0xFFFFFFFC);
+         needfetch = 0;
        }
     }
        }
     }
-  while (!cpu.asregs.exception);
 
   /* Hide away the things we've cached while executing.  */
 
   /* Hide away the things we've cached while executing.  */
-  cpu.asregs.pc = pc;
-  cpu.asregs.insts += insts;           /* instructions done ... */
-  cpu.asregs.cycles += insts;          /* and each takes a cycle */
-  cpu.asregs.cycles += bonus_cycles;   /* and extra cycles for branches */
-  cpu.asregs.cycles += memops * memcycles;     /* and memop cycle delays */
-  
-  signal (SIGINT, sigsave);
+  CPU_PC_SET (cpu, pc);
+  cpu->insts += insts;         /* instructions done ... */
+  cpu->cycles += insts;                /* and each takes a cycle */
+  cpu->cycles += bonus_cycles; /* and extra cycles for branches */
+  cpu->cycles += memops * memcycles;   /* and memop cycle delays */
 }
 
 }
 
-
-int
-sim_write (sd, addr, buffer, size)
-     SIM_DESC sd;
-     SIM_ADDR addr;
-     unsigned char * buffer;
-     int size;
+void
+sim_engine_run (SIM_DESC sd,
+               int next_cpu_nr,  /* ignore  */
+               int nr_cpus,      /* ignore  */
+               int siggnal)      /* ignore  */
 {
 {
-  int i;
-  init_pointers ();
-  
-  memcpy (& cpu.mem[addr], buffer, size);
-  
-  return size;
-}
+  sim_cpu *cpu;
 
 
-int
-sim_read (sd, addr, buffer, size)
-     SIM_DESC sd;
-     SIM_ADDR addr;
-     unsigned char * buffer;
-     int size;
-{
-  int i;
-  init_pointers ();
-  
-  memcpy (buffer, & cpu.mem[addr], size);
-  
-  return size;
-}
+  SIM_ASSERT (STATE_MAGIC (sd) == SIM_MAGIC_NUMBER);
 
 
+  cpu = STATE_CPU (sd, 0);
 
 
-int
-sim_store_register (sd, rn, memory, length)
-     SIM_DESC sd;
-     int rn;
-     unsigned char * memory;
-     int length;
-{
-  init_pointers ();
+  while (1)
+    {
+      step_once (sd, cpu);
+      if (sim_events_tick (sd))
+       sim_events_process (sd);
+    }
+}
 
 
+static int
+mcore_reg_store (SIM_CPU *cpu, int rn, unsigned char *memory, int length)
+{
   if (rn < NUM_MCORE_REGS && rn >= 0)
     {
       if (length == 4)
        {
          long ival;
   if (rn < NUM_MCORE_REGS && rn >= 0)
     {
       if (length == 4)
        {
          long ival;
-         
+
          /* misalignment safe */
          ival = mcore_extract_unsigned_integer (memory, 4);
          /* misalignment safe */
          ival = mcore_extract_unsigned_integer (memory, 4);
-         cpu.asints[rn] = ival;
+         cpu->asints[rn] = ival;
        }
 
       return 4;
        }
 
       return 4;
@@ -1771,89 +1257,41 @@ sim_store_register (sd, rn, memory, length)
     return 0;
 }
 
     return 0;
 }
 
-int
-sim_fetch_register (sd, rn, memory, length)
-     SIM_DESC sd;
-     int rn;
-     unsigned char * memory;
-     int length;
+static int
+mcore_reg_fetch (SIM_CPU *cpu, int rn, unsigned char *memory, int length)
 {
 {
-  init_pointers ();
-  
   if (rn < NUM_MCORE_REGS && rn >= 0)
     {
       if (length == 4)
        {
   if (rn < NUM_MCORE_REGS && rn >= 0)
     {
       if (length == 4)
        {
-         long ival = cpu.asints[rn];
+         long ival = cpu->asints[rn];
 
          /* misalignment-safe */
          mcore_store_unsigned_integer (memory, 4, ival);
        }
 
          /* misalignment-safe */
          mcore_store_unsigned_integer (memory, 4, ival);
        }
-      
+
       return 4;
     }
   else
     return 0;
 }
 
       return 4;
     }
   else
     return 0;
 }
 
-
-int
-sim_trace (sd)
-     SIM_DESC sd;
-{
-  tracing = 1;
-  
-  sim_resume (sd, 0, 0);
-
-  tracing = 0;
-  
-  return 1;
-}
-
-void
-sim_stop_reason (sd, reason, sigrc)
-     SIM_DESC sd;
-     enum sim_stop * reason;
-     int * sigrc;
-{
-  if (cpu.asregs.exception == SIGQUIT)
-    {
-      * reason = sim_exited;
-      * sigrc = cpu.gr[PARM1];
-    }
-  else
-    {
-      * reason = sim_stopped;
-      * sigrc = cpu.asregs.exception;
-    }
-}
-
-
-int
-sim_stop (sd)
-     SIM_DESC sd;
-{
-  cpu.asregs.exception = SIGINT;
-  return 1;
-}
-
-
 void
 void
-sim_info (sd, verbose)
-     SIM_DESC sd;
-     int verbose;
+sim_info (SIM_DESC sd, int verbose)
 {
 {
+  SIM_CPU *cpu = STATE_CPU (sd, 0);
 #ifdef WATCHFUNCTIONS
   int w, wcyc;
 #endif
 #ifdef WATCHFUNCTIONS
   int w, wcyc;
 #endif
-  double virttime = cpu.asregs.cycles / 36.0e6;
+  double virttime = cpu->cycles / 36.0e6;
+  host_callback *callback = STATE_CALLBACK (sd);
 
   callback->printf_filtered (callback, "\n\n# instructions executed  %10d\n",
 
   callback->printf_filtered (callback, "\n\n# instructions executed  %10d\n",
-                            cpu.asregs.insts);
+                            cpu->insts);
   callback->printf_filtered (callback, "# cycles                 %10d\n",
   callback->printf_filtered (callback, "# cycles                 %10d\n",
-                            cpu.asregs.cycles);
+                            cpu->cycles);
   callback->printf_filtered (callback, "# pipeline stalls        %10d\n",
   callback->printf_filtered (callback, "# pipeline stalls        %10d\n",
-                            cpu.asregs.stalls);
+                            cpu->stalls);
   callback->printf_filtered (callback, "# virtual time taken     %10.4f\n",
                             virttime);
 
   callback->printf_filtered (callback, "# virtual time taken     %10.4f\n",
                             virttime);
 
@@ -1862,157 +1300,124 @@ sim_info (sd, verbose)
                             ENDWL);
 
   wcyc = 0;
                             ENDWL);
 
   wcyc = 0;
-  
+
   for (w = 1; w <= ENDWL; w++)
     {
       callback->printf_filtered (callback, "WL = %s %8x\n",WLstr[w],WL[w]);
       callback->printf_filtered (callback, "  calls = %d, cycles = %d\n",
                                 WLcnts[w],WLcyc[w]);
   for (w = 1; w <= ENDWL; w++)
     {
       callback->printf_filtered (callback, "WL = %s %8x\n",WLstr[w],WL[w]);
       callback->printf_filtered (callback, "  calls = %d, cycles = %d\n",
                                 WLcnts[w],WLcyc[w]);
-      
+
       if (WLcnts[w] != 0)
        callback->printf_filtered (callback,
                                   "  maxcpc = %d, mincpc = %d, avecpc = %d\n",
                                   WLmax[w],WLmin[w],WLcyc[w]/WLcnts[w]);
       wcyc += WLcyc[w];
     }
       if (WLcnts[w] != 0)
        callback->printf_filtered (callback,
                                   "  maxcpc = %d, mincpc = %d, avecpc = %d\n",
                                   WLmax[w],WLmin[w],WLcyc[w]/WLcnts[w]);
       wcyc += WLcyc[w];
     }
-  
+
   callback->printf_filtered (callback,
                             "Total cycles for watched functions: %d\n",wcyc);
 #endif
 }
 
   callback->printf_filtered (callback,
                             "Total cycles for watched functions: %d\n",wcyc);
 #endif
 }
 
-struct aout
+static sim_cia
+mcore_pc_get (sim_cpu *cpu)
 {
 {
-  unsigned char  sa_machtype[2];
-  unsigned char  sa_magic[2];
-  unsigned char  sa_tsize[4];
-  unsigned char  sa_dsize[4];
-  unsigned char  sa_bsize[4];
-  unsigned char  sa_syms[4];
-  unsigned char  sa_entry[4];
-  unsigned char  sa_trelo[4];
-  unsigned char  sa_drelo[4];
-} aout;
-
-#define        LONG(x)         (((x)[0]<<24)|((x)[1]<<16)|((x)[2]<<8)|(x)[3])
-#define        SHORT(x)        (((x)[0]<<8)|(x)[1])
+  return cpu->regs.pc;
+}
 
 
-SIM_DESC
-sim_open (kind, cb, abfd, argv)
-     SIM_OPEN_KIND kind;
-     host_callback * cb;
-     struct bfd * abfd;
-     char ** argv;
+static void
+mcore_pc_set (sim_cpu *cpu, sim_cia pc)
 {
 {
-  int osize = sim_memory_size;
-  myname = argv[0];
-  callback = cb;
-  
-  if (kind == SIM_OPEN_STANDALONE)
-    issue_messages = 1;
-  
-  /* Discard and reacquire memory -- start with a clean slate.  */
-  sim_size (1);                /* small */
-  sim_size (osize);    /* and back again */
-
-  set_initial_gprs (); /* Reset the GPR registers.  */
-  
-  /* Fudge our descriptor for now.  */
-  return (SIM_DESC) 1;
+  cpu->regs.pc = pc;
 }
 
 }
 
-void
-sim_close (sd, quitting)
-     SIM_DESC sd;
-     int quitting;
+static void
+free_state (SIM_DESC sd)
 {
 {
-  /* nothing to do */
+  if (STATE_MODULES (sd) != NULL)
+    sim_module_uninstall (sd);
+  sim_cpu_free_all (sd);
+  sim_state_free (sd);
 }
 
 }
 
-SIM_RC
-sim_load (sd, prog, abfd, from_tty)
-     SIM_DESC sd;
-     char * prog;
-     bfd * abfd;
-     int from_tty;
+SIM_DESC
+sim_open (SIM_OPEN_KIND kind, host_callback *cb,
+         struct bfd *abfd, char * const *argv)
 {
 {
-  /* Do the right thing for ELF executables; this turns out to be
-     just about the right thing for any object format that:
-       - we crack using BFD routines
-       - follows the traditional UNIX text/data/bss layout
-       - calls the bss section ".bss".   */
-
-  extern bfd * sim_load_file (); /* ??? Don't know where this should live.  */
-  bfd * prog_bfd;
-
-  {
-    bfd * handle;
-    asection * s_bss;
-    handle = bfd_openr (prog, 0);      /* could be "mcore" */
-    
-    if (!handle)
-      {
-       printf("``%s'' could not be opened.\n", prog);
-       return SIM_RC_FAIL;
-      }
-    
-    /* Makes sure that we have an object file, also cleans gets the 
-       section headers in place.  */
-    if (!bfd_check_format (handle, bfd_object))
-      {
-       /* wasn't an object file */
-       bfd_close (handle);
-       printf ("``%s'' is not appropriate object file.\n", prog);
-       return SIM_RC_FAIL;
-      }
-
-    /* Look for that bss section.  */
-    s_bss = bfd_get_section_by_name (handle, ".bss");
-    
-    if (!s_bss)
-      {
-       printf("``%s'' has no bss section.\n", prog);
-       return SIM_RC_FAIL;
-      }
-
-    /* Appropriately paranoid would check that we have
-       a traditional text/data/bss ordering within memory.  */
-
-    /* figure the end of the bss section */
-#if 0
-    printf ("bss section at 0x%08x for 0x%08x bytes\n",
-       (unsigned long) s_bss->vma , (unsigned long) s_bss->_cooked_size);
-#endif
-    heap_ptr = (unsigned long) s_bss->vma + (unsigned long) s_bss->_cooked_size;
-
-    /* Clean up after ourselves.  */
-    bfd_close (handle);
-    
-    /* XXX: do we need to free the s_bss and handle structures? */
-  }
-
-  /* from sh -- dac */
-  prog_bfd = sim_load_file (sd, myname, callback, prog, abfd,
-                            sim_kind == SIM_OPEN_DEBUG,
-                            0, sim_write);
-  if (prog_bfd == NULL)
-    return SIM_RC_FAIL;
-  
-  target_big_endian = bfd_big_endian (prog_bfd);
-    
-  if (abfd == NULL)
-    bfd_close (prog_bfd);
+  int i;
+  SIM_DESC sd = sim_state_alloc (kind, cb);
+  SIM_ASSERT (STATE_MAGIC (sd) == SIM_MAGIC_NUMBER);
 
 
-  return SIM_RC_OK;
+  /* The cpu data is kept in a separately allocated chunk of memory.  */
+  if (sim_cpu_alloc_all (sd, 1, /*cgen_cpu_max_extra_bytes ()*/0) != SIM_RC_OK)
+    {
+      free_state (sd);
+      return 0;
+    }
+
+  if (sim_pre_argv_init (sd, argv[0]) != SIM_RC_OK)
+    {
+      free_state (sd);
+      return 0;
+    }
+
+  /* The parser will print an error message for us, so we silently return.  */
+  if (sim_parse_args (sd, argv) != SIM_RC_OK)
+    {
+      free_state (sd);
+      return 0;
+    }
+
+  /* Check for/establish the a reference program image.  */
+  if (sim_analyze_program (sd,
+                          (STATE_PROG_ARGV (sd) != NULL
+                           ? *STATE_PROG_ARGV (sd)
+                           : NULL), abfd) != SIM_RC_OK)
+    {
+      free_state (sd);
+      return 0;
+    }
+
+  /* Configure/verify the target byte order and other runtime
+     configuration options.  */
+  if (sim_config (sd) != SIM_RC_OK)
+    {
+      sim_module_uninstall (sd);
+      return 0;
+    }
+
+  if (sim_post_argv_init (sd) != SIM_RC_OK)
+    {
+      /* Uninstall the modules to avoid memory leaks,
+        file descriptor leaks, etc.  */
+      sim_module_uninstall (sd);
+      return 0;
+    }
+
+  /* CPU specific initialization.  */
+  for (i = 0; i < MAX_NR_PROCESSORS; ++i)
+    {
+      SIM_CPU *cpu = STATE_CPU (sd, i);
+
+      CPU_REG_FETCH (cpu) = mcore_reg_fetch;
+      CPU_REG_STORE (cpu) = mcore_reg_store;
+      CPU_PC_FETCH (cpu) = mcore_pc_get;
+      CPU_PC_STORE (cpu) = mcore_pc_set;
+
+      set_initial_gprs (cpu);  /* Reset the GPR registers.  */
+    }
+
+  /* Default to a 8 Mbyte (== 2^23) memory space.  */
+  sim_do_commandf (sd, "memory-size %#x", DEFAULT_MEMORY_SIZE);
+
+  return sd;
 }
 
 SIM_RC
 }
 
 SIM_RC
-sim_create_inferior (sd, prog_bfd, argv, env)
-     SIM_DESC sd;
-     struct bfd * prog_bfd;
-     char ** argv;
-     char ** env;
+sim_create_inferior (SIM_DESC sd, struct bfd *prog_bfd,
+                    char * const *argv, char * const *env)
 {
 {
+  SIM_CPU *cpu = STATE_CPU (sd, 0);
   char ** avp;
   int nargs = 0;
   int nenv = 0;
   char ** avp;
   int nargs = 0;
   int nenv = 0;
@@ -2024,13 +1429,10 @@ sim_create_inferior (sd, prog_bfd, argv, env)
 
 
   /* Set the initial register set.  */
 
 
   /* Set the initial register set.  */
-  l = issue_messages;
-  issue_messages = 0;
-  set_initial_gprs ();
-  issue_messages = l;
-  
-  hi_stack = cpu.asregs.msize - 4;
-  cpu.asregs.pc = bfd_get_start_address (prog_bfd);
+  set_initial_gprs (cpu);
+
+  hi_stack = DEFAULT_MEMORY_SIZE - 4;
+  CPU_PC_SET (cpu, bfd_get_start_address (prog_bfd));
 
   /* Calculate the argument and environment strings.  */
   s_length = 0;
 
   /* Calculate the argument and environment strings.  */
   s_length = 0;
@@ -2055,24 +1457,24 @@ sim_create_inferior (sd, prog_bfd, argv, env)
   /* Claim some memory for the pointers and strings. */
   pointers = hi_stack - sizeof(word) * (nenv+1+nargs+1);
   pointers &= ~3;              /* must be 4-byte aligned */
   /* Claim some memory for the pointers and strings. */
   pointers = hi_stack - sizeof(word) * (nenv+1+nargs+1);
   pointers &= ~3;              /* must be 4-byte aligned */
-  cpu.gr[0] = pointers;
+  gr[0] = pointers;
 
 
-  strings = cpu.gr[0] - s_length;
+  strings = gr[0] - s_length;
   strings &= ~3;               /* want to make it 4-byte aligned */
   strings &= ~3;               /* want to make it 4-byte aligned */
-  cpu.gr[0] = strings;
+  gr[0] = strings;
   /* dac fix, the stack address must be 8-byte aligned! */
   /* dac fix, the stack address must be 8-byte aligned! */
-  cpu.gr[0] = cpu.gr[0] - cpu.gr[0] % 8;
+  gr[0] = gr[0] - gr[0] % 8;
 
   /* Loop through the arguments and fill them in.  */
 
   /* Loop through the arguments and fill them in.  */
-  cpu.gr[PARM1] = nargs;
+  gr[PARM1] = nargs;
   if (nargs == 0)
     {
       /* No strings to fill in.  */
   if (nargs == 0)
     {
       /* No strings to fill in.  */
-      cpu.gr[PARM2] = 0;
+      gr[PARM2] = 0;
     }
   else
     {
     }
   else
     {
-      cpu.gr[PARM2] = pointers;
+      gr[PARM2] = pointers;
       avp = argv;
       while (avp && *avp)
        {
       avp = argv;
       while (avp && *avp)
        {
@@ -2081,14 +1483,14 @@ sim_create_inferior (sd, prog_bfd, argv, env)
 
          /* Copy the string.  */
          l = strlen (* avp) + 1;
 
          /* Copy the string.  */
          l = strlen (* avp) + 1;
-         strcpy ((char *)(cpu.mem + strings), *avp);
+         sim_core_write_buffer (sd, cpu, write_map, *avp, strings, l);
 
          /* Bump the pointers.  */
          avp++;
          pointers += 4;
          strings += l+1;
        }
 
          /* Bump the pointers.  */
          avp++;
          pointers += 4;
          strings += l+1;
        }
-      
+
       /* A null to finish the list.  */
       wlat (pointers, 0);
       pointers += 4;
       /* A null to finish the list.  */
       wlat (pointers, 0);
       pointers += 4;
@@ -2098,13 +1500,13 @@ sim_create_inferior (sd, prog_bfd, argv, env)
   if (nenv == 0)
     {
       /* No strings to fill in.  */
   if (nenv == 0)
     {
       /* No strings to fill in.  */
-      cpu.gr[PARM3] = 0;
+      gr[PARM3] = 0;
     }
   else
     {
     }
   else
     {
-      cpu.gr[PARM3] = pointers;
+      gr[PARM3] = pointers;
       avp = env;
       avp = env;
-      
+
       while (avp && *avp)
        {
          /* Save where we're putting it.  */
       while (avp && *avp)
        {
          /* Save where we're putting it.  */
@@ -2112,103 +1514,18 @@ sim_create_inferior (sd, prog_bfd, argv, env)
 
          /* Copy the string.  */
          l = strlen (* avp) + 1;
 
          /* Copy the string.  */
          l = strlen (* avp) + 1;
-         strcpy ((char *)(cpu.mem + strings), *avp);
+         sim_core_write_buffer (sd, cpu, write_map, *avp, strings, l);
 
          /* Bump the pointers.  */
          avp++;
          pointers += 4;
          strings += l+1;
        }
 
          /* Bump the pointers.  */
          avp++;
          pointers += 4;
          strings += l+1;
        }
-      
+
       /* A null to finish the list.  */
       wlat (pointers, 0);
       pointers += 4;
     }
       /* A null to finish the list.  */
       wlat (pointers, 0);
       pointers += 4;
     }
-  
-  return SIM_RC_OK;
-}
-
-void
-sim_kill (sd)
-     SIM_DESC sd;
-{
-  /* nothing to do */
-}
-
-void
-sim_do_command (sd, cmd)
-     SIM_DESC sd;
-     char * cmd;
-{
-  /* Nothing there yet; it's all an error.  */
-  
-  if (cmd != NULL)
-    {
-      char ** simargv = buildargv (cmd);
-      
-      if (strcmp (simargv[0], "watch") == 0)
-       {
-         if ((simargv[1] == NULL) || (simargv[2] == NULL))
-           {
-             fprintf (stderr, "Error: missing argument to watch cmd.\n");
-             return;
-           }
-         
-         ENDWL++;
-         
-         WL[ENDWL] = strtol (simargv[2], NULL, 0);
-         WLstr[ENDWL] = strdup (simargv[1]);
-         fprintf (stderr, "Added %s (%x) to watchlist, #%d\n",WLstr[ENDWL],
-                  WL[ENDWL], ENDWL);
-
-       }
-      else if (strcmp (simargv[0], "dumpmem") == 0)
-       {
-         unsigned char * p;
-         FILE * dumpfile;
-
-         if (simargv[1] == NULL)
-           fprintf (stderr, "Error: missing argument to dumpmem cmd.\n");
-
-         fprintf (stderr, "Writing dumpfile %s...",simargv[1]);
-         
-         dumpfile = fopen (simargv[1], "w");
-         p = cpu.mem;
-         fwrite (p, cpu.asregs.msize-1, 1, dumpfile);
-         fclose (dumpfile);
-         
-         fprintf (stderr, "done.\n");
-       }
-      else if (strcmp (simargv[0], "clearstats") == 0)
-       {
-         cpu.asregs.cycles = 0;
-         cpu.asregs.insts = 0;
-         cpu.asregs.stalls = 0;
-         ENDWL = 0;
-       }
-      else if (strcmp (simargv[0], "verbose") == 0)
-       {
-         issue_messages = 2;
-       }
-      else
-       {
-         fprintf (stderr,"Error: \"%s\" is not a valid M.CORE simulator command.\n",
-                  cmd);
-       }
-    }
-  else
-    {
-      fprintf (stderr, "M.CORE sim commands: \n");
-      fprintf (stderr, "  watch <funcname> <addr>\n");
-      fprintf (stderr, "  dumpmem <filename>\n");
-      fprintf (stderr, "  clearstats\n");
-      fprintf (stderr, "  verbose\n");
-    }
-}
 
 
-void
-sim_set_callbacks (ptr)
-     host_callback * ptr;
-{
-  callback = ptr; 
+  return SIM_RC_OK;
 }
 }
This page took 0.055738 seconds and 4 git commands to generate.