Support for tic54x target.
[deliverable/binutils-gdb.git] / include / opcode / ChangeLog
index fb573ccdba9581a392ea10441ea0e9a4363f5533..eb5757c4a3cc77fdb7dd5aa8721e6c1e51c09794 100644 (file)
@@ -1,3 +1,96 @@
+2000-05-04  Timothy Wall  <twall@cygnus.com>
+
+       * tic54x.h: New.
+
+2000-05-03  J.T. Conklin  <jtc@redback.com>
+
+       * ppc.h (PPC_OPCODE_ALTIVEC): New opcode flag for vector unit.
+       (PPC_OPERAND_VR): New operand flag for vector registers.
+
+2000-05-01  Kazu Hirata  <kazu@hxi.com>
+
+       * h8300.h (EOP): Add missing initializer.
+
+Fri Apr 21 15:03:37 2000  Jason Eckhardt  <jle@cygnus.com>
+
+       * hppa.h (pa_opcodes): New opcodes for PA2.0 wide mode
+       forms of ld/st{b,h,w,d} and fld/fst{w,d} (16-bit displacements).
+       New operand types l,y,&,fe,fE,fx added to support above forms.
+       (pa_opcodes): Replaced usage of 'x' as source/target for
+       floating point double-word loads/stores with 'fx'.
+
+Fri Apr 21 13:20:53 2000  Richard Henderson  <rth@cygnus.com>
+                         David Mosberger  <davidm@hpl.hp.com>
+                         Timothy Wall <twall@cygnus.com>
+                         Jim Wilson  <wilson@cygnus.com>
+
+       * ia64.h: New file.
+
+2000-03-27  Nick Clifton  <nickc@cygnus.com>
+
+       * d30v.h (SHORT_A1): Fix value.
+       (SHORT_AR): Renumber so that it is at the end of the list of short
+       instructions, not the end of the list of long instructions.
+
+2000-03-26  Alan Modra  <alan@linuxcare.com>
+
+       * i386.h: (UNIXWARE_COMPAT): Rename to SYSV386_COMPAT as the
+       problem isn't really specific to Unixware.
+       (OLDGCC_COMPAT): Define.
+       (i386_optab): If !OLDGCC_COMPAT, don't handle fsubp etc. with
+       destination %st(0).
+       Fix lots of comments.
+
+2000-03-02  J"orn Rennecke <amylaar@cygnus.co.uk>
+
+        * d30v.h:
+        (SHORT_B2r, SHORT_B3, SHORT_B3r, SHORT_B3b, SHORT_B3br): Updated.
+        (SHORT_D1r, SHORT_D2, SHORT_D2r, SHORT_D2Br, SHORT_U): Updated.
+        (SHORT_F, SHORT_AF, SHORT_T, SHORT_A5, SHORT_CMP, SHORT_CMPU): Updated.
+        (SHORT_A1, SHORT_AA, SHORT_RA, SHORT_MODINC, SHORT_MODDEC): Updated.
+        (SHORT_C1, SHORT_C2, SHORT_UF, SHORT_A2, SHORT_NONE, LONG): Updated.
+        (LONG_U, LONG_Ur, LONG_CMP, LONG_M, LONG_M2, LONG_2, LONG_2r): Updated.
+        (LONG_2b, LONG_2br, LONG_D, LONG_Dr, LONG_Dbr): Updated.
+
+2000-02-25  Alan Modra  <alan@spri.levels.unisa.edu.au>
+
+       * i386.h (fild, fistp): Change intel d_Suf form to fildd and
+       fistpd without suffix.
+
+2000-02-24  Nick Clifton  <nickc@cygnus.com>
+
+       * cgen.h (cgen_cpu_desc): Rename field 'flags' to
+        'signed_overflow_ok_p'.
+       Delete prototypes for cgen_set_flags() and cgen_get_flags().
+
+2000-02-24  Andrew Haley  <aph@cygnus.com>
+
+       * cgen.h (CGEN_INSN_MACH_HAS_P): New macro.
+       (CGEN_CPU_TABLE): flags: new field.
+       Add prototypes for new functions.
+       
+2000-02-24  Alan Modra  <alan@spri.levels.unisa.edu.au>
+
+       * i386.h: Add some more UNIXWARE_COMPAT comments.
+
+2000-02-23  Linas Vepstas <linas@linas.org>
+
+       * i370.h: New file.
+
+2000-02-22  Andrew Haley  <aph@cygnus.com>
+
+       * mips.h: (OPCODE_IS_MEMBER): Add comment.
+
+1999-12-30  Andrew Haley  <aph@cygnus.com>
+
+       * mips.h (OPCODE_IS_MEMBER): Add gp32 arg, which determines
+       whether synthetic opcodes (e.g. move) generate 32-bit or 64-bit
+       insns.
+
+2000-01-15  Alan Modra  <alan@spri.levels.unisa.edu.au>
+
+       * i386.h: Qualify intel mode far call and jmp with x_Suf.
+
 1999-12-27  Alan Modra  <alan@spri.levels.unisa.edu.au>
 
        * i386.h: Add JumpAbsolute qualifier to all non-intel mode
This page took 0.024386 seconds and 4 git commands to generate.