ld/testsuite/
[deliverable/binutils-gdb.git] / opcodes / ChangeLog
index 2c8cab809cd5c0b883d2c4158812904a16b63b4c..2321dfab3f2eb5d940f82834a6c4d859ae57ae32 100644 (file)
-2006-04-06  Carlos O'Donell  <carlos@codesourcery.com>
+2076-02-02  H.J. Lu  <hongjiu.lu@intel.com>
 
-       * Makefile.am: Add install-html target.
-       * Makefile.in: Regenerate.
+       * i386-dis.c (OP_J): Mask to 16bit only if there is a data16
+       prefix.
 
-2006-04-06  Nick Clifton  <nickc@redhat.com>
+2007-02-02  H.J. Lu  <hongjiu.lu@intel.com>
 
-       * po/vi/po: Updated Vietnamese translation.
+       * avr-dis.c (avr_operand): Correct PR number in comment.
 
-2006-03-31  Paul Koning  <ni1d@arrl.net>
+2007-02-02  H.J. Lu  <hongjiu.lu@intel.com>
 
-       * pdp11-opc.c (pdp11_opcodes): Fix opcode for SEC instruction.
+       * disassemble.c (disassembler_usage): Call
+       print_i386_disassembler_options for i386 disassembler.
 
-2006-03-16  Bernd Schmidt  <bernd.schmidt@analog.com>
+       * i386-dis.c (print_i386_disassembler_options): New.
+       (print_insn): Support the new addr64 option.
 
-       * bfin-dis.c (decode_dsp32shiftimm_0): Simplify and correct the
-       logic to identify halfword shifts.
+2007-02-02  Hiroki Kaminaga  <kaminaga@sm.sony.co.jp>
 
-2006-03-16  Paul Brook  <paul@codesourcery.com>
+       * ppc-dis.c (powerpc_dialect): Handle ppc440.
+       * ppc-dis.c (print_ppc_disassembler_options): Note the -M440 can
+       be used.
 
-       * arm-dis.c (arm_opcodes): Rename swi to svc.
-       (thumb_opcodes): Ditto.
+2007-02-02  Alan Modra  <amodra@bigpond.net.au>
 
-2006-03-13  DJ Delorie  <dj@redhat.com>
+       * ppc-opc.c (insert_bdm): -Many comment.
+       (valid_bo): Add "extract" param.  Accept both powerpc and power4
+       BO fields when disassembling with -Many.
+       (insert_bo, extract_bo, insert_boe, extract_boe): Adjust valid_bo call.
 
-       * m32c-asm.c: Regenerate.
-       * m32c-desc.c: Likewise.
-       * m32c-desc.h: Likewise.
-       * m32c-dis.c: Likewise.
-       * m32c-ibld.c: Likewise.
-       * m32c-opc.c: Likewise.
-       * m32c-opc.h: Likewise.
+2007-01-08  Kazu Hirata  <kazu@codesourcery.com>
 
-2006-03-10  DJ Delorie  <dj@redhat.com>
+       * m68k-opc.c (m68k_opcodes): Replace cpu32 with
+       cpu32 | fido_a except on tbl instructions.
 
-       * m32c-desc.c: Regenerate with mul.l, mulu.l.
-       * m32c-opc.c: Likewise.
-       * m32c-opc.h: Likewise.
+2007-01-04  Paul Brook  <paul@codesourcery.com>
 
+       * arm-dis.c (arm_opcodes): Fix cpsie and cpsid entries.
 
-2006-03-09  Nick Clifton  <nickc@redhat.com>
+2007-01-04  Andreas Schwab  <schwab@suse.de>
 
-       * po/sv.po: Updated Swedish translation.
+       * m68k-opc.c: Fix encoding of signed bit in the cpu32 tbls insns.
 
-2006-03-07  H.J. Lu  <hongjiu.lu@intel.com>
+2007-01-04  Julian Brown  <julian@codesourcery.com>
 
-       PR binutils/2428
-       * i386-dis.c (REP_Fixup): New function.
-       (AL): Remove duplicate.
-       (Xbr): New.
-       (Xvr): Likewise.
-       (Ybr): Likewise.
-       (Yvr): Likewise.
-       (indirDXr): Likewise.
-       (ALr): Likewise.
-       (eAXr): Likewise.
-       (dis386): Updated entries of ins, outs, movs, lods and stos.
+       * arm-dis.c (neon_opcode): Fix disassembly for vshl, vqshl, vrshl,
+       vqrshl instructions.
 
-2006-03-05  Nick Clifton  <nickc@redhat.com>
-
-       * cgen-ibld.in (insert_normal): Cope with attempts to insert a
-       signed 32-bit value into an unsigned 32-bit field when the host is
-       a 64-bit machine.
-       * fr30-ibld.c: Regenerate.
-       * frv-ibld.c: Regenerate.
-       * ip2k-ibld.c: Regenerate.
-       * iq2000-asm.c: Regenerate.
-       * iq2000-ibld.c: Regenerate.
-       * m32c-ibld.c: Regenerate.
-       * m32r-ibld.c: Regenerate.
-       * openrisc-ibld.c: Regenerate.
-       * xc16x-ibld.c: Regenerate.
-       * xstormy16-ibld.c: Regenerate.
-
-2006-03-03 Shrirang Khisti <shrirangk@kpitcummins.com)
-
-       * xc16x-asm.c: Regenerate.
-       * xc16x-dis.c: Regenerate.
-
-2006-02-27  Carlos O'Donell  <carlos@codesourcery.com>
-
-       * po/Make-in: Add html target.
-
-2006-02-27  H.J. Lu <hongjiu.lu@intel.com>
-
-       * i386-dis.c (IS_3BYTE_OPCODE): New for 3-byte opcodes used by
-       Intel Merom New Instructions.
-       (THREE_BYTE_0): Likewise.
-       (THREE_BYTE_1): Likewise.
-       (three_byte_table): Likewise.
-       (dis386_twobyte): Use THREE_BYTE_0 for entry 0x38. Use
-       THREE_BYTE_1 for entry 0x3a.
-       (twobyte_has_modrm): Updated.
-       (twobyte_uses_SSE_prefix): Likewise.
-       (print_insn): Handle 3-byte opcodes used by Intel Merom New
-       Instructions.
-
-2006-02-24  David S. Miller  <davem@sunset.davemloft.net>
-
-       * sparc-dis.c (v9_priv_reg_names): Add "gl" entry.
-       (v9_hpriv_reg_names): New table.
-       (print_insn_sparc): Allow values up to 16 for '?' and '!'.
-       New cases '$' and '%' for read/write hyperprivileged register.
-       * sparc-opc.c (sparc_opcodes): Add new entries for UA2005
-       window handling and rdhpr/wrhpr instructions.
-       
-2006-02-24  DJ Delorie  <dj@redhat.com>
-
-       * m32c-desc.c: Regenerate with linker relaxation attributes.
-       * m32c-desc.h: Likewise.
-       * m32c-dis.c: Likewise.
-       * m32c-opc.c: Likewise.
-
-2006-02-24  Paul Brook  <paul@codesourcery.com>
-
-       * arm-dis.c (arm_opcodes): Add V7 instructions.
-       (thumb32_opcodes): Ditto.  Handle V7M MSR/MRS variants.
-       (print_arm_address): New function.
-       (print_insn_arm): Use it.  Add 'P' and 'U' cases.
-       (psr_name): New function.
-       (print_insn_thumb32): Add 'U', 'C' and 'D' cases.
-
-2006-02-23  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * ia64-opc-i.c (bXc): New.
-       (mXc): Likewise.
-       (OpX2TaTbYaXcC): Likewise.
-       (TF). Likewise.
-       (TFCM). Likewise.
-       (ia64_opcodes_i): Add instructions for tf.
-
-       * ia64-opc.h (IMMU5b): New.
-
-       * ia64-asmtab.c: Regenerated.
-
-2006-02-23  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * ia64-gen.c: Update copyright years.
-       * ia64-opc-b.c: Likewise.
-
-2006-02-22  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * ia64-gen.c (lookup_regindex): Handle ".vm".
-       (print_dependency_table): Handle '\"'.
-
-       * ia64-ic.tbl: Updated from SDM 2.2.
-       * ia64-raw.tbl: Likewise.
-       * ia64-waw.tbl: Likewise.
-       * ia64-asmtab.c: Regenerated.
-
-       * ia64-opc-b.c (ia64_opcodes_b): Add vmsw.0 and vmsw.1.
-
-2006-02-17  Shrirang Khisti  <shrirangk@kpitcummins.com>
-            Anil Paranjape   <anilp1@kpitcummins.com>
-            Shilin Shakti    <shilins@kpitcummins.com>
-
-       * xc16x-desc.h: New file
-       * xc16x-desc.c: New file
-       * xc16x-opc.h: New file 
-       * xc16x-opc.c: New file
-       * xc16x-ibld.c: New file
-       * xc16x-asm.c: New file
-       * xc16x-dis.c: New file
-       * Makefile.am: Entries for xc16x 
-       * Makefile.in: Regenerate 
-       * cofigure.in: Add xc16x target information.
-       * configure: Regenerate.
-       * disassemble.c: Add xc16x target information.
-
-2006-02-11  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * i386-dis.c (dis386_twobyte): Use "movZ" for debug register
-       moves.
-
-2006-02-11  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * i386-dis.c ('Z'): Add a new macro.
-       (dis386_twobyte): Use "movZ" for control register moves.
-
-2006-02-10  Nick Clifton  <nickc@redhat.com>
-
-       * iq2000-asm.c: Regenerate.
-
-2006-02-07  Nathan Sidwell  <nathan@codesourcery.com>
-
-       * m68k-dis.c (print_insn_m68k): Use bfd_m68k_mach_to_features.
-
-2006-01-26  David Ung  <davidu@mips.com>
-
-       * mips-opc.c: Add I33 masks to these MIPS32R2 instructions: prefx,
-       ceil.l.d, ceil.l.s, cvt.d.l, cvt.l.d, cvt.l.s, cvt.s.l, floor.l.d,
-       floor.l.s, ldxc1, lwxc1, madd.d, madd.s, msub.d, msub.s, nmadd.d,
-       nmadd.s, nmsub.d, nmsub.s, recip.d, recip.s, round.l.d, rsqrt.d,
-       rsqrt.s, sdxc1, swxc1, trunc.l.d, trunc.l.s.
-
-2006-01-18  Arnold Metselaar  <arnoldm@sourceware.org>
-
-       * z80-dis.c (struct buffer, prt_d, prt_d_n, arit_d, ld_r_d,
-       ld_d_r, pref_xd_cb): Use signed char to hold data to be
-       disassembled.   
-       * z80-dis.c (TXTSIZ): Increase buffer size to 24, this fixes
-       buffer overflows when disassembling instructions like
-       ld (ix+123),0x23
-       * z80-dis.c (opc_ind, pref_xd_cb): Suppress '+' in an indexed
-       operand, if the offset is negative.
-
-2006-01-17  Arnold Metselaar  <arnoldm@sourceware.org>
-
-       * z80-dis.c (struct buffer, prt_d, prt_d_n, pref_xd_cb): Use
-       unsigned char to hold data to be disassembled.
-
-2006-01-17  Andreas Schwab  <schwab@suse.de>
-
-       PR binutils/1486
-       * disassemble.c (disassemble_init_for_target): Set
-       disassembler_needs_relocs for bfd_arch_arm.
-
-2006-01-16  Paul Brook  <paul@codesourcery.com>
-
-       * m68k-opc.c (m68k_opcodes): Fix opcodes for ColdFire f?abss,
-       f?add?, and f?sub? instructions.
-
-2006-01-16  Nick Clifton  <nickc@redhat.com>
-
-       * po/zh_CN.po: New Chinese (simplified) translation.
-       * configure.in (ALL_LINGUAS): Add "zh_CH".
-       * configure: Regenerate.
-
-2006-01-05  Paul Brook  <paul@codesourcery.com>
-
-       * m68k-opc.c (m68k_opcodes): Add missing ColdFire fdsqrtd entry.
-
-2006-01-06  DJ Delorie  <dj@redhat.com>
-
-       * m32c-desc.c: Regenerate.
-       * m32c-opc.c: Regenerate.
-       * m32c-opc.h: Regenerate.
-
-2006-01-03  DJ Delorie  <dj@redhat.com>
-
-       * cgen-ibld.in (extract_normal): Avoid memory range errors.
-       * m32c-ibld.c: Regenerated.
-
-For older changes see ChangeLog-2005
+For older changes see ChangeLog-2006
 \f
 Local Variables:
 mode: change-log
This page took 0.028051 seconds and 4 git commands to generate.