gas/testsuite/
[deliverable/binutils-gdb.git] / opcodes / ChangeLog
index d2b661c3ef9a9f0569ed0885486021186bcc9274..69a13a6a4ba0319c3a5b9e2d908f025690749043 100644 (file)
@@ -1,3 +1,180 @@
+2008-02-11  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-gen.c (cpu_flags): Add CpuXsave.
+
+       * i386-opc.h (CpuXsave): New.
+       (Cpu64): Updated.
+       (i386_cpu_flags): Add cpuxsave.
+
+       * i386-dis.c (MOD_0FAE_REG_4): New.
+       (RM_0F01_REG_2): Likewise.
+       (MOD_0FAE_REG_5): Updated.
+       (RM_0F01_REG_3): Likewise.
+       (reg_table): Use MOD_0FAE_REG_4.
+       (mod_table): Use RM_0F01_REG_2.  Add MOD_0FAE_REG_4.  Updated
+       for xrstor.
+       (rm_table): Add RM_0F01_REG_2.
+
+       * i386-opc.tbl: Add xsave, xrstor, xgetbv and xsetbv.
+       * i386-init.h: Regenerated.
+       * i386-tbl.h: Likewise.
+
+2008-02-11  Jan Beulich  <jbeulich@novell.com>
+
+       * i386-opc.tbl: Remove Disp32S from CpuNo64 opcodes. Remove
+       Disp16 from Cpu64 non-jump opcodes (including loop and j?cxz).
+       * i386-tbl.h: Re-generate.
+
+2008-02-04  H.J. Lu  <hongjiu.lu@intel.com>
+
+       PR 5715
+       * configure: Regenerated.
+
+2008-02-04  Adam Nemet  <anemet@caviumnetworks.com>
+
+       * mips-dis.c: Update copyright.
+       (mips_arch_choices): Add Octeon.
+       * mips-opc.c: Update copyright.
+       (IOCT): New macro.
+       (mips_builtin_opcodes): Add Octeon instruction synciobdma.
+
+2008-01-29  Alan Modra  <amodra@bigpond.net.au>
+
+       * ppc-opc.c: Support optional L form mtmsr.
+
+2008-01-24  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-dis.c (OP_E_extended): Handle r12 like rsp.
+
+2008-01-23  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-gen.c (cpu_flag_init): Add CpuLM to CPU_GENERIC64_FLAGS.
+       * i386-init.h: Regenerated.
+
+2008-01-23  Tristan Gingold  <gingold@adacore.com>
+
+       * ia64-dis.c (print_insn_ia64): Display symbolic name of ar.fcr,
+       ar.eflag, ar.csd, ar.ssd, ar.cflg, ar.fsr, ar.fir and ar.fdr.
+
+2008-01-22  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-gen.c (cpu_flag_init): Remove CpuMMX2.
+       (cpu_flags): Likewise.
+
+       * i386-opc.h (CpuMMX2): Removed.
+       (CpuSSE): Updated.
+
+       * i386-opc.tbl: Replace CpuMMX2 with CpuSSE|Cpu3dnowA.
+       * i386-init.h: Regenerated.
+       * i386-tbl.h: Likewise.
+
+2008-01-22  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-gen.c (cpu_flag_init): Add CPU_VMX_FLAGS and
+       CPU_SMX_FLAGS.
+       * i386-init.h: Regenerated.
+
+2008-01-15  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-opc.tbl: Use Qword on movddup.
+       * i386-tbl.h: Regenerated.
+
+2008-01-15  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-opc.tbl: Put back 16bit movsx/movzx for AT&T syntax.
+       * i386-tbl.h: Regenerated.
+
+2008-01-15  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-dis.c (Mx): New.
+       (PREFIX_0FC3): Likewise.
+       (PREFIX_0FC7_REG_6): Updated.
+       (dis386_twobyte): Use PREFIX_0FC3.
+       (prefix_table): Add PREFIX_0FC3.  Use Mq on movntq and movntsd.
+       Use Mx on movntps, movntpd, movntdq and movntdqa.  Use Md on
+       movntss.
+
+2008-01-14  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-gen.c (opcode_modifiers): Add IntelSyntax.
+       (operand_types): Add Mem.
+
+       * i386-opc.h (IntelSyntax): New.
+       * i386-opc.h (Mem): New.
+       (Byte): Updated.
+       (Opcode_Modifier_Max): Updated.
+       (i386_opcode_modifier): Add intelsyntax.
+       (i386_operand_type): Add mem.
+
+       * i386-opc.tbl: Remove Reg16 from movnti.  Add sizes to more
+       instructions.
+
+       * i386-reg.tbl: Add size for accumulator.
+
+       * i386-init.h: Regenerated.
+       * i386-tbl.h: Likewise.
+
+2008-01-13  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-opc.h (Byte): Fix a typo.
+
+2008-01-12  H.J. Lu  <hongjiu.lu@intel.com>
+
+       PR gas/5534
+       * i386-gen.c (operand_type_init): Add Dword to
+       OPERAND_TYPE_ACC32.  Add Qword to OPERAND_TYPE_ACC64.
+       (opcode_modifiers): Remove CheckSize, Byte, Word, Dword,
+       Qword and Xmmword.
+       (operand_types): Add Byte, Word, Dword, Fword, Qword, Tbyte,
+       Xmmword, Unspecified and Anysize.
+       (set_bitfield): Make Mmword an alias of Qword.  Make Oword
+       an alias of Xmmword.
+
+       * i386-opc.h (CheckSize): Removed.
+       (Byte): Updated.
+       (Word): Likewise.
+       (Dword): Likewise.
+       (Qword): Likewise.
+       (Xmmword): Likewise.
+       (FWait): Updated.
+       (OTMax): Likewise.
+       (i386_opcode_modifier): Remove checksize, byte, word, dword,
+       qword and xmmword.
+       (Fword): New.
+       (TBYTE): Likewise.
+       (Unspecified): Likewise.
+       (Anysize): Likewise.
+       (i386_operand_type): Add byte, word, dword, fword, qword,
+       tbyte xmmword, unspecified and anysize.
+
+       * i386-opc.tbl: Updated to use Byte, Word, Dword, Fword, Qword,
+       Tbyte, Xmmword, Unspecified and Anysize.
+
+       * i386-reg.tbl: Add size for accumulator.
+
+       * i386-init.h: Regenerated.
+       * i386-tbl.h: Likewise.
+
+2008-01-10  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-dis.c (REG_0F0E): Renamed to REG_0F0D.
+       (REG_0F18): Updated.
+       (reg_table): Updated.
+       (dis386_twobyte): Updated.  Use "nopQ" on 0x19 to 0x1e.
+       (twobyte_has_modrm): Set 1 for 0x19 to 0x1e.
+
+2008-01-08  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-gen.c (set_bitfield): Use fail () on error.
+
+2008-01-08  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-gen.c (lineno): New.
+       (filename): Likewise.
+       (set_bitfield): Report filename and line numer on error.
+       (process_i386_opcodes): Set filename and update lineno.
+       (process_i386_registers): Likewise.
+
 2008-01-05  H.J. Lu  <hongjiu.lu@intel.com>
 
        * i386-gen.c (opcode_modifiers): Rename IntelMnemonic to
This page took 0.025622 seconds and 4 git commands to generate.