oops - omitted from previous delta
[deliverable/binutils-gdb.git] / opcodes / ChangeLog
index e815c6c5b6b05a340f557ad31d15911ab58c5538..a1419eeff965793314b5b19fca518f2fdc5eff3b 100644 (file)
@@ -1,3 +1,62 @@
+2004-11-08  Inderpreet Singh   <inderpreetb@nioda.hcltech.com>
+           Vineet Sharma      <vineets@noida.hcltech.com>
+
+       * maxq-dis.c: New file.
+       * disassemble.c (ARCH_maxq): Define.
+       (disassembler): Add 'print_insn_maxq_little' for handling maxq
+       instructions..
+       * configure.in: Add case for bfd_maxq_arch.
+       * configure: Regenerate.
+       * Makefile.am: Add support for maxq-dis.c
+       * Makefile.in: Regenerate.
+       * aclocal.m4: Regenerate.
+
+2004-11-05  Tomer Levi  <Tomer.Levi@nsc.com>
+
+       * crx-opc.c (crx_optab): Rename 'arg_icr' to 'arg_idxr' for Index register
+       mode.
+       * crx-dis.c: Likewise.
+
+2004-11-04  Hans-Peter Nilsson  <hp@axis.com>
+
+       Generally, handle CRISv32.
+       * cris-dis.c (TRACE_CASE): Define as (disdata->trace_case).
+       (struct cris_disasm_data): New type.
+       (format_reg, format_hex, cris_constraint, print_flags)
+       (get_opcode_entry): Add struct cris_disasm_data * parameter.  All
+       callers changed.
+       (format_sup_reg, print_insn_crisv32_with_register_prefix)
+       (print_insn_crisv32_without_register_prefix)
+       (print_insn_crisv10_v32_with_register_prefix)
+       (print_insn_crisv10_v32_without_register_prefix)
+       (cris_parse_disassembler_options): New functions.
+       (bytes_to_skip, cris_spec_reg): Add enum cris_disass_family
+       parameter.  All callers changed.
+       (get_opcode_entry): Call malloc, not xmalloc.  Return NULL on
+       failure.
+       (cris_constraint) <case 'Y', 'U'>: New cases.
+       (bytes_to_skip): Handle 'Y' and 'N' as 's'.  Skip size is 4 bytes
+       for constraint 'n'.
+       (print_with_operands) <case 'Y'>: New case.
+       (print_with_operands) <case 'T', 'A', '[', ']', 'd', 'n', 'u'>
+       <case 'N', 'Y', 'Q'>: New cases.
+       (print_insn_cris_generic): Emit "bcc ." for zero and CRISv32.
+       (print_insn_cris_with_register_prefix)
+       (print_insn_cris_without_register_prefix): Call
+       cris_parse_disassembler_options.
+       * cris-opc.c (cris_spec_regs): Mention that this table isn't used
+       for CRISv32 and the size of immediate operands.  New v32-only
+       entries for bz, pid, srs, wz, exs, eda, dz, ebp, erp, nrp, ccs and
+       spc.  Add v32-only 4-byte entries for p2, p3, p5 and p6.  Change
+       ccr, ibr, irp to be v0..v10.  Change bar, dccr to be v8..v10.
+       Change brp to be v3..v10.
+       (cris_support_regs): New vector.
+       (cris_opcodes): Update head comment.  New format characters '[',
+       ']', space, 'A', 'd', 'N', 'n', 'Q', 'T', 'u', 'U', 'Y'.
+       Add new opcodes for v32 and adjust existing opcodes to accommodate
+       differences to earlier variants.
+       (cris_cond15s): New vector.
+
 2004-11-04 Jan Beulich <jbeulich@novell.com>
 
        * i386-dis.c (Eq, Edqw, indirEp, Gdq, I1): Define.
This page took 0.024696 seconds and 4 git commands to generate.