hwmon: (hwmon-vid) Fix multi-line comments
authorGuenter Roeck <linux@roeck-us.net>
Thu, 19 Jan 2012 19:02:18 +0000 (11:02 -0800)
committerGuenter Roeck <guenter.roeck@ericsson.com>
Mon, 19 Mar 2012 01:26:53 +0000 (18:26 -0700)
Acked-by: Jean Delvare <khali@linux-fr.org>
Signed-off-by: Guenter Roeck <linux@roeck-us.net>
drivers/hwmon/hwmon-vid.c

index 4fcb867122ec94519ae395e6f0c47629fcb66c83..4029ac618d7121d43d756b94f07050e60222220d 100644 (file)
@@ -40,7 +40,7 @@
  * available at http://developer.intel.com/.
  *
  * AMD Athlon 64 and AMD Opteron Processors, AMD Publication 26094,
- * http://support.amd.com/us/Processor_TechDocs/26094.PDF 
+ * http://support.amd.com/us/Processor_TechDocs/26094.PDF
  * Table 74. VID Code Voltages
  * This corresponds to an arbitrary VRM code of 24 in the functions below.
  * These CPU models (K8 revision <= E) have 5 VID pins. See also:
@@ -185,10 +185,12 @@ struct vrm_model {
 static struct vrm_model vrm_models[] = {
        {X86_VENDOR_AMD, 0x6, ANY, ANY, 90},            /* Athlon Duron etc */
        {X86_VENDOR_AMD, 0xF, 0x3F, ANY, 24},           /* Athlon 64, Opteron */
-       /* In theory, all NPT family 0Fh processors have 6 VID pins and should
-          thus use vrm 25, however in practice not all mainboards route the
-          6th VID pin because it is never needed. So we use the 5 VID pin
-          variant (vrm 24) for the models which exist today. */
+       /*
+        * In theory, all NPT family 0Fh processors have 6 VID pins and should
+        * thus use vrm 25, however in practice not all mainboards route the
+        * 6th VID pin because it is never needed. So we use the 5 VID pin
+        * variant (vrm 24) for the models which exist today.
+        */
        {X86_VENDOR_AMD, 0xF, 0x7F, ANY, 24},           /* NPT family 0Fh */
        {X86_VENDOR_AMD, 0xF, ANY, ANY, 25},            /* future fam. 0Fh */
        {X86_VENDOR_AMD, 0x10, ANY, ANY, 25},           /* NPT family 10h */
This page took 0.031376 seconds and 5 git commands to generate.