* m32c-desc.c: Regenerate.
authorDoug Evans <dje@google.com>
Wed, 4 Nov 2009 06:18:27 +0000 (06:18 +0000)
committerDoug Evans <dje@google.com>
Wed, 4 Nov 2009 06:18:27 +0000 (06:18 +0000)
* mep-desc.c: Regenerate.

opcodes/ChangeLog
opcodes/m32c-desc.c
opcodes/mep-desc.c

index c8f9195d919f44ad973b98912362727e4f46bb1f..715cea50c9aa51c121096da2eac1d1bb224c001e 100644 (file)
@@ -1,3 +1,8 @@
+2009-11-03  Doug Evans  <dje@sebabeach.org>
+
+       * m32c-desc.c: Regenerate.
+       * mep-desc.c: Regenerate.
+
 2009-11-02  Paul Brook  <paul@codesourcery.com>
 
        * arm-dis.c (coprocessor_opcodes): Update to use new feature flags.
index d69929b8c087cec9bc295aea83743ae31baea41e..39d3b13c99eb4e43794aa8d7ce76c4a2ad6fa4fe 100644 (file)
@@ -1180,7 +1180,7 @@ const CGEN_OPERAND m32c_cgen_operand_table[] =
 /* pc: program counter */
   { "pc", M32C_OPERAND_PC, HW_H_PC, 0, 0,
     { 0, { (const PTR) &m32c_cgen_ifld_table[M32C_F_NIL] } }, 
-    { 0|A(SEM_ONLY), { { { (1<<MACH_BASE), 0 } }, { { 1, "\x80" } }, { { RL_TYPE_NONE, 0 } } } }  },
+    { 0|A(SEM_ONLY), { { { (1<<MACH_BASE), 0 } }, { { 1, "\xc0" } }, { { RL_TYPE_NONE, 0 } } } }  },
 /* Src16RnQI: general register QI view */
   { "Src16RnQI", M32C_OPERAND_SRC16RNQI, HW_H_GR_QI, 10, 2,
     { 0, { (const PTR) &m32c_cgen_ifld_table[M32C_F_SRC16_RN] } }, 
index e56194e72640a19ddcbf57832eb5f41cb9772530..7d938a44233d2102fffe144aad4fa915099565d3 100644 (file)
@@ -897,7 +897,7 @@ const CGEN_OPERAND mep_cgen_operand_table[] =
 /* pc: program counter */
   { "pc", MEP_OPERAND_PC, HW_H_PC, 0, 0,
     { 0, { (const PTR) &mep_cgen_ifld_table[MEP_F_NIL] } }, 
-    { 0|A(SEM_ONLY), { { { (1<<MACH_BASE), 0 } }, { { 1, "\x80" } }, { { CDATA_LONG, 0 } }, { { 1, 0 } } } }  },
+    { 0|A(SEM_ONLY), { { { (1<<MACH_BASE), 0 } }, { { 1, "\xfc" } }, { { CDATA_LONG, 0 } }, { { 1, 0 } } } }  },
 /* r0: register 0 */
   { "r0", MEP_OPERAND_R0, HW_H_GPR, 0, 0,
     { 0, { (const PTR) 0 } }, 
This page took 0.051841 seconds and 4 git commands to generate.